首页--工业技术论文--无线电电子学、电信技术论文--通信论文--电声技术和语音信号处理论文--语音信号处理论文

基于FPGA的音频响度控制

摘要第4-6页
ABSTRACT第6-7页
第1章 绪论第10-14页
    1.1 课题研究背景及意义第10-11页
    1.2 响度控制的现状第11-12页
    1.3 课题研究内容第12-13页
    1.4 本课题的主要结构第13-14页
第2章 理论基础第14-23页
    2.1 基础知识和工具介绍第14-16页
        2.1.1 FPGA简介第14页
        2.1.2 ChipScope Pro介绍第14-15页
        2.1.3 FDATool工具介绍第15-16页
    2.2 音频相关知识介绍第16-19页
        2.3.1 AES/EBU标准第16-18页
        2.3.2 I2S总线第18-19页
    2.3 响度基础第19-21页
        2.3.1 响度第19-20页
        2.3.2 响度的控制的目标第20-21页
    2.4 响度控制方法第21-22页
        2.4.1 DTS Neural响度控制方案第21-22页
        2.4.2 杜比元数据响度控制方法第22页
        2.4.3 自动响度控制第22页
    2.5 本章总结第22-23页
第3章 响度的测量第23-31页
    3.1 总体设计架构第23-25页
    3.2 响度的测量第25-28页
    3.3 滤波器在FPGA中的实现第28-29页
    3.4 响度计算的实现第29页
    3.5 功能验证第29-30页
    3.6 本章小结第30-31页
第4章 音频的加嵌和解嵌第31-42页
    4.1 音频加嵌简介第31-33页
    4.2 音频加嵌第33-39页
        4.2.1 音频加嵌(HD)第34-36页
        4.2.2 音频加嵌(SD)第36-39页
    4.3 音频解嵌第39-41页
        4.3.1 音频解嵌(HD)第39-40页
        4.3.2 音频解嵌(SD)第40-41页
    4.4 本章小结第41-42页
第5章 响度的控制第42-51页
    5.1 响度控制处理第42-43页
    5.2 滤波器的设计第43-50页
        5.2.1 滤波器的实现第43-47页
        5.2.2 低频段处理第47-48页
        5.2.3 高频段的音频处理第48-49页
        5.2.4 中间频段响度控制第49-50页
    5.3 本章小结第50-51页
第6章 系统测试第51-60页
    6.1 核心代码的板级仿真测试第51-56页
        6.1.1 加嵌解嵌模块数据采集(HD)第51-53页
        6.1.2 加嵌解嵌模块数据采集(SD)第53-56页
    6.2 资源消耗和代码覆盖率第56-57页
    6.3 音频响度的数据采集和分析第57-59页
    6.4 本章小结第59-60页
第7章 总结与展望第60-62页
    7.1 本文总结第60-61页
    7.2 课题展望第61-62页
参考文献第62-65页
致谢第65-66页
攻读硕士学位期间发表的学术论文第66页

论文共66页,点击 下载论文
上一篇:转录因子ABP9增强玉米非生物胁迫耐受性的相关研究
下一篇:基于深度学习和迁移学习的语音情感识别方法研究