摘要 | 第1-5页 |
Abstract | 第5-7页 |
目录 | 第7-9页 |
第一章 绪论 | 第9-17页 |
·锁相环的发展历程 | 第9-12页 |
·国内外发展现状 | 第12-14页 |
·国外研究现状 | 第12页 |
·国内研究现状 | 第12-13页 |
·全数字锁相环的研究进展及发展现状 | 第13-14页 |
·本课题研究的意义 | 第14-15页 |
·本论文所要研究的主要内容 | 第15-17页 |
第二章 数字锁相环的工作原理 | 第17-41页 |
·传统锁相环基本构成与原理 | 第17-29页 |
·锁相环各部分结构及数学分析 | 第19-26页 |
·鉴相器 | 第19-22页 |
·环路滤波器 | 第22-23页 |
·压控振荡器 | 第23-26页 |
·锁相环线性模型 | 第26页 |
·锁相环的特点及应用 | 第26-29页 |
·全数字锁相环(ADPLL)的基本结构及原理 | 第29-40页 |
·数字鉴相器(DPD,Digital Phase Detector) | 第30-33页 |
·数字环路滤波器(DFL,Digital Loop Filter) | 第33-37页 |
·数控振荡器(DCO) | 第37-40页 |
·本章小结 | 第40-41页 |
第三章 智能模数控制型全数字锁相环设计 | 第41-50页 |
·智能模数控制型全数字锁相环的系统结构及工作原理 | 第41-44页 |
·全数字锁相环各个模块设计 | 第44-49页 |
·数字鉴相器 | 第44-45页 |
·智能模数控制器 | 第45-46页 |
·数字环路滤波器 | 第46-47页 |
·数控振荡器 | 第47-49页 |
·脉冲加减电路 | 第47-48页 |
·N分频器 | 第48-49页 |
·本章小结 | 第49-50页 |
第四章 智能模数控制型全数字锁相环的实现 | 第50-60页 |
·设计流程 | 第50-51页 |
·仿真结果 | 第51-56页 |
·结果分析 | 第56-60页 |
·锁相环锁定时间分析 | 第57页 |
·锁相环环路的捕获带宽分析 | 第57-58页 |
·锁相环同步带分析 | 第58页 |
·频谱分析 | 第58-60页 |
第五章 总结和展望 | 第60-62页 |
参考文献 | 第62-65页 |
致谢 | 第65页 |