10位500MHz采样率CMOS DAC的设计
| 第一章 引言 | 第1-12页 |
| ·D/A 转换器的研究现状和发展态势 | 第9-10页 |
| ·课题来源和研究意义 | 第10-11页 |
| ·论文任务及工作安排 | 第11-12页 |
| 第二章 D/A 转换器的基本原理及结构 | 第12-25页 |
| ·D/A 转换器的基本原理 | 第12-14页 |
| ·D/A 转换器的基本特性 | 第14-18页 |
| ·静态特性 | 第14-17页 |
| ·动态特性 | 第17-18页 |
| ·D/A 转换器的结构 | 第18-25页 |
| ·电压定标D/A 转换器 | 第18-19页 |
| ·电流定标D/A 转换器 | 第19-23页 |
| ·电荷定标D/A 转换器 | 第23-25页 |
| 第三章 10 位500M DAC 的设计 | 第25-51页 |
| ·总体结构设计 | 第25-26页 |
| ·单元电路的设计与仿真 | 第26-51页 |
| ·带隙参考电压的设计与仿真 | 第27-33页 |
| ·带隙基准的原理 | 第27-30页 |
| ·带隙基准电压源的具体设计 | 第30-31页 |
| ·带隙基准电压源的仿真 | 第31-33页 |
| ·基准电流源电路的设计与仿真 | 第33-35页 |
| ·输出电流源的设计 | 第35-41页 |
| ·输出电流源的结构 | 第35-36页 |
| ·单位电流源晶体管尺寸的选择 | 第36-38页 |
| ·电流源抗干扰设计 | 第38-41页 |
| ·差分开关的设计 | 第41-42页 |
| ·锁存(LATCH)电路的设计与仿真 | 第42-45页 |
| ·锁存(Latch)电路的设计 | 第42-45页 |
| ·锁存(Latch)电路的仿真 | 第45页 |
| ·温度计码解码电路 | 第45-47页 |
| ·设计总汇和仿真 | 第47-51页 |
| ·设计总汇 | 第47-48页 |
| ·系统仿真结果 | 第48-51页 |
| 第四章 版图设计 | 第51-59页 |
| ·版图设计步骤 | 第51-52页 |
| ·电流源晶体管的布局方案 | 第52-56页 |
| ·布局原理 | 第52-54页 |
| ·电流源晶体管的具体布局 | 第54-56页 |
| ·版图设计的考虑因素 | 第56-57页 |
| ·闩锁效应 | 第56-57页 |
| ·寄生电容 | 第57页 |
| ·天线效应 | 第57页 |
| ·芯片版图 | 第57-59页 |
| 结论 | 第59-60页 |
| 致谢 | 第60-61页 |
| 参考文献 | 第61-63页 |
| 附录 | 第63-65页 |
| 在学期间的研究成果 | 第65页 |