32位RISC微处理器模块设计
摘要 | 第1-4页 |
Abstract | 第4-8页 |
1 绪论 | 第8-10页 |
·课题背景与来源 | 第8页 |
·嵌入式微处理器简介 | 第8-9页 |
·研究内容及目标 | 第9-10页 |
2 RISC处理器的流水线结构 | 第10-17页 |
·RISC体系结构简介 | 第10-11页 |
·流水线处理机 | 第11-16页 |
·流水线操作 | 第11-13页 |
·指令流水线 | 第13-14页 |
·数据路径的流水线结构 | 第14-16页 |
·本章小结 | 第16-17页 |
3 MIPS32指令系统 | 第17-27页 |
·MIPS32指令集概述 | 第17-19页 |
·指令分类 | 第17-18页 |
·指令格式 | 第18-19页 |
·MIPS32寄存器 | 第19-20页 |
·存储器访问指令 | 第20-21页 |
·ALU指令 | 第21-24页 |
·转移控制指令 | 第24-25页 |
·浮点单元指令 | 第25-26页 |
·本章小结 | 第26-27页 |
4 整数单元设计 | 第27-42页 |
·IF级设计 | 第28-29页 |
·ID级设计 | 第29-31页 |
·EXE级设计 | 第31-33页 |
·MEM级设计 | 第33页 |
·WB级设计 | 第33-34页 |
·流水线相关问题处理 | 第34-41页 |
·结构相关的处理 | 第34-35页 |
·控制相关的处理 | 第35-37页 |
·数据相关的处理 | 第37-41页 |
·本章小结 | 第41-42页 |
5 浮点单元设计 | 第42-62页 |
·浮点数表示 | 第42-44页 |
·规格化浮点数和特殊浮点数 | 第42-43页 |
·特殊浮点数运算规则 | 第43-44页 |
·IEEE单精度浮点数格式 | 第44页 |
·浮点运算的精度 | 第44-46页 |
·加入警戒位 | 第44-45页 |
·舍入选择 | 第45-46页 |
·非规格化数处理 | 第46页 |
·浮点单元数据路径设计 | 第46-47页 |
·前规格化级设计 | 第47-53页 |
·乘法器前规格化级设计 | 第47-48页 |
·加法器前规格化级设计 | 第48-53页 |
·计算级设计 | 第53-56页 |
·乘法器的计算级设计 | 第53-56页 |
·加法器的计算级设计 | 第56页 |
·后规格化级设计 | 第56-59页 |
·乘法器的后规格化级设计 | 第56-57页 |
·加法器的后规格化级设计 | 第57-58页 |
·进位操作 | 第58-59页 |
·仿真综合结果 | 第59-61页 |
·本章小结 | 第61-62页 |
6 微处理设计改进 | 第62-67页 |
·基于资源共享的设计 | 第62页 |
·ALU传统设计方法 | 第62-63页 |
·资源共享的ALU设计方案 | 第63-65页 |
·基于资源共享的ALU设计 | 第65-66页 |
·微处理器主要技术指标 | 第66页 |
·本章小结 | 第66-67页 |
结论 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |