| 致谢 | 第1-6页 |
| 摘要 | 第6-8页 |
| ABSTRACT | 第8-14页 |
| 第1章 绪论 | 第14-25页 |
| ·研究背景与意义 | 第14-15页 |
| ·浮点运算单元的发展与研究现状 | 第15-21页 |
| ·Intel 8087浮点协处理器 | 第15-16页 |
| ·SUN OpenSPARC T1处理器浮点运算单元 | 第16-18页 |
| ·IBM POWER6处理器浮点运算单元 | 第18-20页 |
| ·ARM VFP浮点协处理器 | 第20-21页 |
| ·论文的研究基础 | 第21-22页 |
| ·论文研究内容和组织结构 | 第22-25页 |
| 第2章 浮点SIMD指令设计研究 | 第25-37页 |
| ·浮点SIMD指令相关研究 | 第25-27页 |
| ·浮点SIMD指令集及寄存器堆设计 | 第27-30页 |
| ·资源复用的浮点SIMD指令执行单元 | 第30-35页 |
| ·浮点加法SIMD运算的资源复用 | 第30-34页 |
| ·浮点乘法SIMD运算的资源复用 | 第34-35页 |
| ·本章小结 | 第35-37页 |
| 第3章 浮点除法与开方SRT算法研究 | 第37-51页 |
| ·传统除法与开方算法回顾 | 第37-41页 |
| ·基于乘法操作的除法与开方算法 | 第37-39页 |
| ·基于减法操作的除法与开方算法 | 第39-41页 |
| ·统一的除法与开方SRT算法设计 | 第41-45页 |
| ·基数的选择 | 第41-42页 |
| ·商/平方根数字集的选择 | 第42-43页 |
| ·统一的选择函数设计 | 第43-45页 |
| ·面向SRT算法硬件实现的优化研究 | 第45-49页 |
| ·改进的数字选择逻辑 | 第45-47页 |
| ·商和平方根的在线转换 | 第47-48页 |
| ·基于预测的运算加速机制 | 第48-49页 |
| ·本章小结 | 第49-51页 |
| 第4章 浮点运算舍入机制设计研究 | 第51-60页 |
| ·基于补码的浮点加法舍入方法 | 第51-54页 |
| ·SRT除法与开方的在线舍入机制 | 第54-58页 |
| ·本章小结 | 第58-60页 |
| 第5章 基于浮点运算特征的低功耗技术研究 | 第60-65页 |
| ·低功耗技术相关研究回顾 | 第60-61页 |
| ·基于浮点运算精度的门控时钟技术 | 第61-62页 |
| ·基于异常预测的门控时钟技术 | 第62-63页 |
| ·基于运算结果预测的门控时钟技术 | 第63-64页 |
| ·本章小结 | 第64-65页 |
| 第6章 总结与展望 | 第65-68页 |
| ·论文研究工作总结 | 第65-67页 |
| ·今后工作的展望 | 第67-68页 |
| 参考文献 | 第68-72页 |
| 攻读学位期间申请/授权的发明专利 | 第72页 |