嵌入式处理器指令预取关键技术设计研究
致谢 | 第1-7页 |
摘要 | 第7-9页 |
Abstract | 第9-15页 |
第1章 绪论 | 第15-27页 |
·研究背景与意义 | 第15-17页 |
·嵌入式处理器指令预取技术研究现状 | 第17-22页 |
·嵌入式处理器分支预测技术 | 第17-19页 |
·函数返回指令的堆栈预测技术 | 第19-20页 |
·嵌入式处理器指令高速缓存低功耗技术 | 第20-22页 |
·论文的技术路线 | 第22-23页 |
·论文的研究基础 | 第23-24页 |
·论文研究内容和组织结构 | 第24-27页 |
第2章 函数返回栈地址栈技术研究 | 第27-44页 |
·函数返回分支指令对处理器性能的影响 | 第27-31页 |
·函数返回栈的相关流水线技术发展回顾 | 第31-32页 |
·函数返回栈技术在流水线中遇到的问题 | 第32-37页 |
·多重嵌套溢出 | 第33-34页 |
·分支预测错误情况下的异常更新 | 第34-36页 |
·指令预取单元流水线化的返回延时 | 第36-37页 |
·函数返回栈现有解决方案分析 | 第37-38页 |
·基于指针纠错的无延时高精度函数返回栈技术 | 第38-42页 |
·本章小结 | 第42-44页 |
第3章 指令高速缓存的低功耗技术研究 | 第44-55页 |
·指令高速缓存低功耗技术研究现状 | 第44-47页 |
·基于指令缓冲的高速缓存低功耗方法 | 第45-46页 |
·基于历史访问记录的高速缓存低功耗方法 | 第46-47页 |
·基于历史链接关系的指令高速缓存低功耗方法 | 第47-53页 |
·基于链接表项的低功耗策略 | 第47-49页 |
·基于链接状态单元的缓存缺失处理 | 第49-51页 |
·可配置的链接表项 | 第51页 |
·实验结果与分析 | 第51-53页 |
·本章小结 | 第53-55页 |
第4章 总结与展望 | 第55-58页 |
·论文研究工作总结 | 第55-56页 |
·今后工作展望 | 第56-58页 |
参考文献 | 第58-62页 |
攻读学位期间发表/录用的学术论文 | 第62页 |