| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 符号对照表 | 第11-12页 |
| 缩略语对照表 | 第12-15页 |
| 第一章 绪论 | 第15-21页 |
| 1.1 研究背景和意义 | 第15-16页 |
| 1.2 国内外研究现状 | 第16-18页 |
| 1.3 本论文主要研究内容及章节安排 | 第18-21页 |
| 1.3.1 本论文的主要研究内容 | 第18页 |
| 1.3.2 本论文的章节安排 | 第18-21页 |
| 第二章 系统开发平台及总体方案介绍 | 第21-29页 |
| 2.1 系统开发平台 | 第21-23页 |
| 2.1.1 硬件开发平台 | 第21页 |
| 2.1.2 软件开发平台 | 第21-23页 |
| 2.2 数据采集传输系统指标分析 | 第23-24页 |
| 2.3 多传感器数据采集传输系统总体设计方案 | 第24-27页 |
| 2.3.1 多传感器数据采集系统硬件部分设计方案 | 第24-25页 |
| 2.3.2 多传感器数据采集系统软件部分设计方案 | 第25-27页 |
| 2.4 本章小结 | 第27-29页 |
| 第三章 数据采集传输系统硬件设计 | 第29-43页 |
| 3.1 多传感器数据采集部分设计 | 第29-36页 |
| 3.1.1 模拟前端调理 | 第29-30页 |
| 3.1.2 模拟开关部分 | 第30-31页 |
| 3.1.3 放大部分电路设计 | 第31-33页 |
| 3.1.4 多传感器数据采集部分A/D转换电路 | 第33-36页 |
| 3.2 同步RS422接口电路部分 | 第36-37页 |
| 3.3 电源电路设计 | 第37-39页 |
| 3.4 时钟电路设计 | 第39-40页 |
| 3.5 FPGA配置电路 | 第40-41页 |
| 3.6 本章小结 | 第41-43页 |
| 第四章 基于FPGA的核心控制系统设计 | 第43-65页 |
| 4.1 多传感器数据采集部分FPGA设计 | 第43-46页 |
| 4.2 同帧频异步串行数据接收与转发模块设计 | 第46-52页 |
| 4.2.1 UART协议简介 | 第46-47页 |
| 4.2.2 UART同帧频异步串行数据接收模块设计 | 第47-49页 |
| 4.2.3 同帧频异步串行数据的转发模块设计 | 第49-52页 |
| 4.3 数据实时存储模块设计 | 第52-59页 |
| 4.3.1 FLASH存储芯片简介 | 第53-54页 |
| 4.3.2 FLASH工作原理介绍 | 第54-56页 |
| 4.3.3 FLASH实时存储模块设计 | 第56-59页 |
| 4.4 数据预处理模块设计 | 第59-60页 |
| 4.5 以太网发送模块设计 | 第60-63页 |
| 4.6 本章小结 | 第63-65页 |
| 第五章 系统调试与结果分析 | 第65-73页 |
| 5.1 核心系统整体调试 | 第65-72页 |
| 5.1.1 系统硬件调试结果分析 | 第65-70页 |
| 5.1.2 采集系统软件调试分析 | 第70-72页 |
| 5.2 本章小结 | 第72-73页 |
| 第六章 总结与展望 | 第73-75页 |
| 6.1 工作总结 | 第73页 |
| 6.2 工作展望 | 第73-75页 |
| 参考文献 | 第75-79页 |
| 致谢 | 第79-81页 |
| 作者简介 | 第81-82页 |