摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第11-17页 |
1.1 研究背景 | 第11-12页 |
1.2 国内外研究现状及趋势 | 第12-15页 |
1.2.1 工业界研究现状 | 第12-13页 |
1.2.2 学术界研究现状 | 第13-14页 |
1.2.3 流水线ADC发展趋势 | 第14-15页 |
1.3 本文的主要内容与结构安排 | 第15-17页 |
第二章 模数转换器的基本介绍 | 第17-30页 |
2.1 ADC简介 | 第17-18页 |
2.2 模数转换器的参数 | 第18-24页 |
2.2.1 静态参数 | 第18-22页 |
2.2.2 动态参数 | 第22-24页 |
2.3 模数转换器的种类 | 第24-29页 |
2.3.1 FlashADC | 第24-25页 |
2.3.2 两步式ADC | 第25-26页 |
2.3.3 逐次逼近型ADC | 第26-27页 |
2.3.4 流水线型ADC | 第27-28页 |
2.3.5 (50)(35)ADC | 第28-29页 |
2.4 本章小结 | 第29-30页 |
第三章 SHA-less流水线ADC原理与误差分析 | 第30-46页 |
3.1 SHA-less流水线ADC的基本原理 | 第30-35页 |
3.1.1 SHA-less流水线ADC的工作原理 | 第30-31页 |
3.1.2 流水线ADC中的数字冗余 | 第31-34页 |
3.1.3 /噪声与逐级递减技术 | 第34-35页 |
3.2 SHA-less流水线ADC主要电路结构 | 第35-38页 |
3.2.1 sub-ADC电路 | 第35-36页 |
3.2.2 MDAC电路 | 第36-38页 |
3.3 流水线ADC误差分析 | 第38-45页 |
3.3.1 比较器失调 | 第38-39页 |
3.3.2 电容失配 | 第39-40页 |
3.3.3 运放的有限增益误差 | 第40页 |
3.3.4 运放的有限建立时间和有限带宽 | 第40-42页 |
3.3.5 时钟抖动的影响 | 第42-43页 |
3.3.6 沟道电荷注入与时钟馈通 | 第43-44页 |
3.3.7 噪声 | 第44-45页 |
3.4 本章小结 | 第45-46页 |
第四章 数字后台校准技术 | 第46-56页 |
4.1 数字校准算法简介 | 第46-47页 |
4.2 数字校准技术的分类 | 第47-51页 |
4.2.1 前台数字校准技术 | 第47-48页 |
4.2.2 后台数字校准技术 | 第48-51页 |
4.3 伪随机噪声调制校准 | 第51-55页 |
4.3.1 伪随机序列的特性 | 第51-52页 |
4.3.2 基本原理与分类 | 第52-54页 |
4.3.3 冗余级校准技术 | 第54-55页 |
4.4 本章小结 | 第55-56页 |
第五章 12bit250MSps流水线ADC设计与仿真以及测试结果 | 第56-87页 |
5.1 12bit250MSps流水线ADC电路设计和前仿结果 | 第56-74页 |
5.1.1 首级精度的选取 | 第56-57页 |
5.1.2 sub-ADC设计 | 第57-59页 |
5.1.3 运算放大器的设计与仿真 | 第59-62页 |
5.1.4 3bitMDAC的设计与仿真 | 第62-66页 |
5.1.5 整体级数的确定 | 第66-67页 |
5.1.6 新型时序控制方法 | 第67-71页 |
5.1.7 数字校准算法设计与仿真 | 第71-73页 |
5.1.8 ADC整体性能仿真 | 第73-74页 |
5.2 ADC后仿 | 第74-76页 |
5.3 测试结果 | 第76-86页 |
5.3.1 测试环境 | 第76-78页 |
5.3.2 低频下测试结果 | 第78-84页 |
5.3.3 测试结果分析 | 第84-86页 |
5.4 本章小结 | 第86-87页 |
第六章 总结与展望 | 第87-89页 |
6.1 全文总结 | 第87-88页 |
6.2 本文局限 | 第88-89页 |
致谢 | 第89-90页 |
参考文献 | 第90-94页 |
攻读硕士学位期间取得的成果 | 第94页 |