首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

10位高速CMOS流水线型ADC设计

摘要第1-3页
ABSTRACT第3-7页
1 绪论第7-11页
   ·研究背景及意义第7-8页
   ·国内外研究现状第8-10页
   ·本课题的主要研究内容第10-11页
2 流水线A/D转换器原理第11-33页
   ·A/D转换器的基本原理第11-12页
   ·A/D转换器主要性能指标第12-17页
     ·理想A/D转换器第12-14页
     ·静态性能参数第14-16页
     ·动态性能参数第16-17页
   ·几种典型高速A/D转换器结构第17-24页
     ·全并行A/D转换器(FLASH A/D)第18-19页
     ·两步型A/D转换器(Two-Step FLASH A/D)第19-20页
     ·内插式A/D转换器(Interpolating A/D)第20-21页
     ·折叠型A/D转换器(Folding A/D)第21-22页
     ·过采样A/D转换器(∑-△A/D)第22-23页
     ·高速A/D转换器结构的性能比较第23-24页
   ·流水线A/D转换器的工作原理第24-26页
   ·流水线A/D转换器的设计方案第26-27页
   ·流水线A/D转换器的误差来源第27-32页
     ·比较器失调第27-28页
     ·运算放大器的非理想因素第28-30页
     ·采样时钟抖动第30页
     ·电荷注入和时钟溃通第30-31页
     ·热噪声第31-32页
   ·本章小结第32-33页
3 1.5 位/级A/D转换器模块电路设计第33-53页
   ·采样/保持电路第33-37页
     ·采样/保持电路工作原理第33-34页
     ·采样/保持电路结构第34-36页
     ·采样开关第36-37页
   ·余量增益电路第37-39页
   ·跨导运算放大器第39-46页
     ·运算放大器结构的选择与考虑第39-42页
     ·跨导运算放大器共享第42-45页
     ·OTA的共模反馈电路第45-46页
   ·子A/D及末级FLASH A/D转换器第46-51页
     ·子A/D转换器结构第46-47页
     ·编码电路的实现第47-48页
     ·比较器第48-51页
     ·末级2bit全并行A/D转换器第51页
   ·子D/A转换器第51-52页
   ·本章小结第52-53页
4 其它关键单元设计第53-63页
   ·基准源电路第53-56页
   ·时钟信号电路第56-60页
     ·时钟信号电路第56-57页
     ·时钟稳定电路第57-60页
   ·数字校正电路第60-62页
   ·本章小节第62-63页
5 模拟仿真结果及版图第63-70页
   ·流水线A/D转换器模块电路仿真第63-65页
     ·跨导运算放大器仿真第63页
     ·采样/保持电路仿真第63-64页
     ·基准源电路仿真第64-65页
     ·时钟稳定电路仿真第65页
   ·系统级仿真第65-67页
     ·静态参数仿真第65-66页
     ·动态参数仿真第66-67页
   ·版图设计第67-69页
   ·本章小节第69-70页
6 结论第70-71页
致谢第71-72页
参考文献第72-75页
附录第75页

论文共75页,点击 下载论文
上一篇:基于BCD工艺的AC/DC电源管理芯片设计
下一篇:DDS系统的杂散分析及对策研究