摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第14-26页 |
1.1 研究背景 | 第14页 |
1.2 研究现状 | 第14-21页 |
1.2.1 交换结构 | 第14-20页 |
1.2.2 调度算法 | 第20-21页 |
1.3 需求分析与方案设计 | 第21-23页 |
1.3.1 需求分析 | 第21-22页 |
1.3.2 方案设计 | 第22页 |
1.3.3 难点分析 | 第22-23页 |
1.4 主要工作与内容安排 | 第23-26页 |
1.4.1 主要工作 | 第24页 |
1.4.2 论文章节安排 | 第24-26页 |
第二章 交叉点带缓存crossbar交换结构设计 | 第26-38页 |
2.1 CICOQ交换结构总体设计 | 第26-29页 |
2.1.1 交换结构基本框架 | 第26-27页 |
2.1.2 工作流程 | 第27页 |
2.1.3 CICOQ外围接口 | 第27-28页 |
2.1.4 单播多播广播的实现 | 第28页 |
2.1.5 交叉点缓存大小确定 | 第28-29页 |
2.2 CICOQ交换结构工程实现 | 第29-33页 |
2.2.1 输入端 | 第29-31页 |
2.2.2 交叉端 | 第31-32页 |
2.2.3 输出端 | 第32-33页 |
2.3 RTL级仿真验证 | 第33-36页 |
2.3.1 RTL级验证计划 | 第33-34页 |
2.3.2 工具介绍 | 第34页 |
2.3.3 CICOQ交换结构Verilog测试平台 | 第34-35页 |
2.3.4 测试结果 | 第35-36页 |
2.4 本章小节 | 第36-38页 |
第三章 基于RR-RR的双轮询调度算法实现 | 第38-50页 |
3.1 双轮询调度算法算法实现 | 第38-47页 |
3.1.1 输入调度 | 第38-42页 |
3.1.2 输出调度 | 第42-44页 |
3.1.3 输入输出调度联合工作流程 | 第44-47页 |
3.2 调度算法仿真实验 | 第47-48页 |
3.2.1 仿真实验 | 第47-48页 |
3.2.2 调度算法性能指标分析 | 第48页 |
3.3 本章小节 | 第48-50页 |
第四章 CICOQ交换结构UVM验证 | 第50-64页 |
4.1 UVM验证方法学 | 第50-51页 |
4.2 验证计划及仿真工具 | 第51-52页 |
4.2.1 验证计划 | 第51-52页 |
4.2.2 工具介绍 | 第52页 |
4.3 UVM验证平台搭建 | 第52-60页 |
4.3.1 interface接口设计 | 第53页 |
4.3.2 transaction设计 | 第53-54页 |
4.3.3 uvm_driver设计 | 第54-55页 |
4.3.4 uvm_sequencer和sequence设计 | 第55-56页 |
4.3.5 uvm_monitor设计 | 第56页 |
4.3.6 uvm_agent设计 | 第56-57页 |
4.3.7 reference model设计 | 第57-58页 |
4.3.8 scoreboard设计 | 第58页 |
4.3.9 env设计 | 第58-59页 |
4.3.10 testbase设计 | 第59页 |
4.3.11 top_tb | 第59-60页 |
4.3.12 testcase_random用例 | 第60页 |
4.4 CICOQ交换结构testcases | 第60-61页 |
4.5 验证结果分析 | 第61-63页 |
4.5.1 功能验证 | 第61-62页 |
4.5.2 覆盖率统计 | 第62-63页 |
4.6 本章小结 | 第63-64页 |
第五章 FPGA原型验证与DC综合 | 第64-78页 |
5.1 FPGA原型验证 | 第64-72页 |
5.1.1 FPGA验证环境与验证流程 | 第64-66页 |
5.1.2 FPGA激励实现 | 第66-68页 |
5.1.3 实验分析 | 第68-72页 |
5.2 DC综合 | 第72-77页 |
5.2.1 逻辑综合概述 | 第72-73页 |
5.2.2 DC综合实现 | 第73-74页 |
5.2.3 综合结果分析 | 第74-77页 |
5.3 本章小结 | 第77-78页 |
第六章 总结与展望 | 第78-80页 |
6.1 总结 | 第78页 |
6.2 展望 | 第78-80页 |
致谢 | 第80-82页 |
参考文献 | 第82-84页 |
作者简历 攻读硕士学位期间完成的主要工作 | 第84页 |