| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 1 绪论 | 第9-16页 |
| 1.1 课题研究背景和意义 | 第9页 |
| 1.2 国内外研究现状 | 第9-10页 |
| 1.3 电子式互感器 | 第10-14页 |
| 1.3.1 电子式互感器工作原理 | 第10-11页 |
| 1.3.2 合并单元 | 第11-12页 |
| 1.3.3 数字输出的通讯方式 | 第12页 |
| 1.3.4 电子式互感器的误差定义 | 第12-14页 |
| 1.4 论文的主要内容及章节安排 | 第14-16页 |
| 2 整体设计方案与FPGA技术 | 第16-22页 |
| 2.1 校验系统的设计方案 | 第16-17页 |
| 2.2 校验系统设计的误差要求 | 第17-18页 |
| 2.3 校验系统中的FPGA技术 | 第18-21页 |
| 2.3.1 FPGA的技术特点 | 第18-19页 |
| 2.3.2 FPGA芯片EP3C25QC8的选用 | 第19-20页 |
| 2.3.3 FPGA的开发流程 | 第20-21页 |
| 2.4 本章小结 | 第21-22页 |
| 3 校验系统数据采集与传输部分的设计与实现 | 第22-49页 |
| 3.1 FPGA的外围电路设计 | 第22-24页 |
| 3.1.1 电源电路 | 第22-23页 |
| 3.1.2 配置电路 | 第23-24页 |
| 3.1.3 时钟与锁相环电路 | 第24页 |
| 3.2 标准电磁式互感器输出信号的采集 | 第24-31页 |
| 3.2.1 信号调理模块 | 第24-27页 |
| 3.2.2 A/D转换模块 | 第27-31页 |
| 3.3 被校电子式互感器IEC61850-9-2数据帧的接收与解析 | 第31-42页 |
| 3.3.1 IEC61850-9-2介绍 | 第31-36页 |
| 3.3.2 以太网控制器LAN9215 | 第36-38页 |
| 3.3.3 基于LAN9215的数据帧接收与解析设计 | 第38-42页 |
| 3.4 两通道采样脉冲同步的实现 | 第42-45页 |
| 3.4.1 采样脉冲同步模块设计 | 第42-44页 |
| 3.4.2 GPS秒脉冲接收的硬件电路 | 第44-45页 |
| 3.5 两通道数据传输的实现 | 第45-48页 |
| 3.5.1 USB技术和CY7C68013A | 第45-46页 |
| 3.5.2 CY7C68013A的硬件电路设计 | 第46-47页 |
| 3.5.3 CY7C68013A的固件程序设计 | 第47-48页 |
| 3.5.4 CY7C68013A的数据传输测试 | 第48页 |
| 3.6 本章小结 | 第48-49页 |
| 4 基于LabVIEW的校验平台设计 | 第49-60页 |
| 4.1 校验平台的LabVIEW设计流程 | 第49-50页 |
| 4.2 LabVIEW对于下位机数据的接收与提取设计 | 第50-52页 |
| 4.2.1 USB驱动的创建 | 第50-51页 |
| 4.2.2 两通道数据的分离 | 第51-52页 |
| 4.3 加四阶矩形卷积窗的DFT算法 | 第52-58页 |
| 4.4 误差计算和结果显示的实现 | 第58-59页 |
| 4.5 本章小结 | 第59-60页 |
| 5 校验系统的准确度试验 | 第60-64页 |
| 5.1 准确度参照标准 | 第60-61页 |
| 5.2 校准试验平台及测试方法 | 第61-62页 |
| 5.3 试验结果及分析 | 第62-63页 |
| 5.4 本章小结 | 第63-64页 |
| 结论 | 第64-65页 |
| 参考文献 | 第65-68页 |
| 攻读硕士学位期间发表学术论文情况 | 第68-69页 |
| 致谢 | 第69-70页 |