致谢 | 第7-8页 |
摘要 | 第8-9页 |
ABSTRACT | 第9页 |
第一章 绪论 | 第16-21页 |
1.1 研究背景及意义 | 第16-17页 |
1.2 时间交织ADC的校准算法研究现状 | 第17-19页 |
1.3 论文结构组织与安排 | 第19-21页 |
第二章 时间交织ADC的工作原理及误差来源分析 | 第21-35页 |
2.1 时间交织ADC的设计指标 | 第21-23页 |
2.2 时间交织ADC的工作原理 | 第23-24页 |
2.3 时间交织ADC的误差来源分析 | 第24-34页 |
2.3.1 时间交织ADC的失调误差分析 | 第24-27页 |
2.3.2 时间交织ADC的增益误差分析 | 第27-30页 |
2.3.3 时间交织ADC的采样时间误差分析 | 第30-33页 |
2.3.4 三种误差的仿真验证 | 第33-34页 |
2.4 小结 | 第34-35页 |
第三章 时间交织ADC的误差校准算法 | 第35-69页 |
3.1 时间交织ADC整体校准方案 | 第35页 |
3.2 基于自适应迭代的失调误差校准算法 | 第35-39页 |
3.2.1 传统方案 | 第35-37页 |
3.2.2 基于自适应迭代的改进方案 | 第37-38页 |
3.2.3 失调误差的仿真验证 | 第38-39页 |
3.3 基于调制信号的增益与采样时间误差校准算法 | 第39-61页 |
3.3.1 调制校准的基本思想 | 第39-46页 |
3.3.2 调制模块设计 | 第46-52页 |
3.3.3 误差系数估计 | 第52-54页 |
3.3.4 改进的微分器设计 | 第54-59页 |
3.3.5 调制算法仿真验证 | 第59-61页 |
3.4 校准算法整体建模与仿真分析 | 第61-67页 |
3.4.1 校准算法建模 | 第61-64页 |
3.4.2 整体方案的Matlab仿真 | 第64-67页 |
3.5 小结 | 第67-69页 |
第四章 时间交织ADC的误差校准算法的ASIC实现 | 第69-85页 |
4.1 校准算法的RTL实现及功能验证 | 第69-74页 |
4.2 校准算法的FPGA验证 | 第74-75页 |
4.3 基于校准算法的RTL代码综合优化及功耗分析 | 第75-80页 |
4.4 自动布局布线 | 第80-83页 |
4.5 多平台验证结果对比 | 第83-84页 |
4.6 小结 | 第84-85页 |
第五章 总结与展望 | 第85-87页 |
5.1 总结 | 第85页 |
5.2 展望 | 第85-87页 |
参考文献 | 第87-91页 |
攻读硕士学位期间的学术活动及成果情况 | 第91页 |