首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

适用于宽带宽输入的TIADC误差校准算法设计

致谢第7-8页
摘要第8-9页
ABSTRACT第9页
第一章 绪论第16-21页
    1.1 研究背景及意义第16-17页
    1.2 时间交织ADC的校准算法研究现状第17-19页
    1.3 论文结构组织与安排第19-21页
第二章 时间交织ADC的工作原理及误差来源分析第21-35页
    2.1 时间交织ADC的设计指标第21-23页
    2.2 时间交织ADC的工作原理第23-24页
    2.3 时间交织ADC的误差来源分析第24-34页
        2.3.1 时间交织ADC的失调误差分析第24-27页
        2.3.2 时间交织ADC的增益误差分析第27-30页
        2.3.3 时间交织ADC的采样时间误差分析第30-33页
        2.3.4 三种误差的仿真验证第33-34页
    2.4 小结第34-35页
第三章 时间交织ADC的误差校准算法第35-69页
    3.1 时间交织ADC整体校准方案第35页
    3.2 基于自适应迭代的失调误差校准算法第35-39页
        3.2.1 传统方案第35-37页
        3.2.2 基于自适应迭代的改进方案第37-38页
        3.2.3 失调误差的仿真验证第38-39页
    3.3 基于调制信号的增益与采样时间误差校准算法第39-61页
        3.3.1 调制校准的基本思想第39-46页
        3.3.2 调制模块设计第46-52页
        3.3.3 误差系数估计第52-54页
        3.3.4 改进的微分器设计第54-59页
        3.3.5 调制算法仿真验证第59-61页
    3.4 校准算法整体建模与仿真分析第61-67页
        3.4.1 校准算法建模第61-64页
        3.4.2 整体方案的Matlab仿真第64-67页
    3.5 小结第67-69页
第四章 时间交织ADC的误差校准算法的ASIC实现第69-85页
    4.1 校准算法的RTL实现及功能验证第69-74页
    4.2 校准算法的FPGA验证第74-75页
    4.3 基于校准算法的RTL代码综合优化及功耗分析第75-80页
    4.4 自动布局布线第80-83页
    4.5 多平台验证结果对比第83-84页
    4.6 小结第84-85页
第五章 总结与展望第85-87页
    5.1 总结第85页
    5.2 展望第85-87页
参考文献第87-91页
攻读硕士学位期间的学术活动及成果情况第91页

论文共91页,点击 下载论文
上一篇:基于UVM技术的I~2S验证IP的研究
下一篇:射频磁控溅射法制备SnS2、Cu2SnS3薄膜及其器件研究