| 摘要 | 第1-11页 |
| Abstract | 第11-12页 |
| 第一章 绪论 | 第12-20页 |
| ·DSP 的特点及发展趋势 | 第12-14页 |
| ·DSP 芯片体系结构的特点 | 第12-14页 |
| ·DSP 芯片的发展趋势 | 第14页 |
| ·DSP 的向量运算技术 | 第14-18页 |
| ·向量运算的实现 | 第14-15页 |
| ·相关 DSP 研究现状 | 第15-18页 |
| ·本文主要研究内容 | 第18-19页 |
| ·论文的组织结构 | 第19-20页 |
| 第二章 YHFT-Matrix DSP 体系结构介绍 | 第20-26页 |
| ·YHFT-Matrix DSP 的总体结构 | 第20-22页 |
| ·向量运算单元介绍 | 第22-23页 |
| ·向量运算单元流水线结构 | 第22-23页 |
| ·向量运算单元的特点 | 第23页 |
| ·向量数据交互网络介绍 | 第23-24页 |
| ·定点归约网络 | 第24页 |
| ·混洗网络 | 第24页 |
| ·向量数据交互网络的特点 | 第24页 |
| ·运算单元的改进与提升 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第三章 低功耗向量运算单元的逻辑设计 | 第26-49页 |
| ·CMOS 低功耗设计方法与技术 | 第26-33页 |
| ·功耗类型 | 第26-28页 |
| ·层次化的低功耗设计方法 | 第28-30页 |
| ·RTL 级动态低功耗设计技术 | 第30-33页 |
| ·宽度可变 VPU 的设计 | 第33-34页 |
| ·VPE 写失效方式 | 第33-34页 |
| ·VPE 门控时钟方式 | 第34页 |
| ·定点 SIMD IALU 的设计 | 第34-41页 |
| ·定点 SIMD IALU 设计需求 | 第35页 |
| ·定点 SIMD IALU 指令设计 | 第35-36页 |
| ·定点 SIMD IALU 微体系结构 | 第36-37页 |
| ·SIMD 算术与比较操作模块的设计 | 第37-41页 |
| ·定点 SISD/SIMD 除法器的设计 | 第41-48页 |
| ·定点 SISD/SIMD 除法器设计需求 | 第41-42页 |
| ·分离基数的基_4 除法算法 | 第42-43页 |
| ·除法步骤分解及微体系结构实现 | 第43-44页 |
| ·SISD/SIMD 数据通路和控制通路 | 第44-47页 |
| ·适用于 VPU 和 SPU 的除法器工作模式 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 第四章 向量运算单元间数据归约技术与实现 | 第49-67页 |
| ·归约实现方式 | 第49-51页 |
| ·软件实现方式 | 第50-51页 |
| ·硬件实现方式 | 第51页 |
| ·定点归约网络的逻辑设计 | 第51-59页 |
| ·定点数归约网络设计需求 | 第51-53页 |
| ·归约树的设计 | 第53-57页 |
| ·控制逻辑的设计 | 第57-59页 |
| ·浮点混合运算归约网络的逻辑设计 | 第59-66页 |
| ·软硬件相结合的实现方式 | 第59-60页 |
| ·基本结构和执行流程 | 第60-61页 |
| ·不同分组模式的归约数据通路 | 第61-63页 |
| ·浮点混合运算归约控制逻辑 | 第63-64页 |
| ·浮点混合归约步骤分解举例 | 第64-66页 |
| ·本章小结 | 第66-67页 |
| 第五章 验证综合与芯片测试 | 第67-77页 |
| ·功能验证 | 第68-70页 |
| ·模块级功能验证 | 第68-69页 |
| ·系统级流水线功能验证 | 第69-70页 |
| ·全芯片程序验证 | 第70页 |
| ·逻辑综合 | 第70-74页 |
| ·逻辑综合流程 | 第70-72页 |
| ·逻辑优化策略 | 第72-73页 |
| ·运算部件逻辑综合 | 第73-74页 |
| ·芯片测试 | 第74-76页 |
| ·本章小结 | 第76-77页 |
| 第六章 结束语 | 第77-79页 |
| ·论文工作总结 | 第77-78页 |
| ·未来研究展望 | 第78-79页 |
| 致谢 | 第79-80页 |
| 参考文献 | 第80-83页 |
| 作者在学期间取得的学术成果 | 第83-84页 |
| 附录 A 基于 Perl 脚本语言的运算模型程序 | 第84-86页 |
| 附录 B 基于 Perl 脚本语言的结果比较调试程序 | 第86-87页 |