超宽带雷达数字侦收中高速数据存储与传输实现方法研究
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-12页 |
·研究背景及意义 | 第9-10页 |
·国内外研究动态 | 第10-11页 |
·本文的主要工作 | 第11-12页 |
第二章 超宽带雷达数字侦收系统 | 第12-22页 |
·引言 | 第12-13页 |
·数据存储方案 | 第13-19页 |
·数据存储器分析 | 第13-16页 |
·数据存储方案设计 | 第16-18页 |
·数据存储硬件方案 | 第18-19页 |
·数据传输方式 | 第19-20页 |
·数据传输控制 | 第20-21页 |
·小结 | 第21-22页 |
第三章 高速数据存储和传输实现方法研究 | 第22-49页 |
·高速数据接收 | 第22-35页 |
·普通模式 | 第22-23页 |
·时钟相移采集模式 | 第23-24页 |
·编码模式 | 第24-25页 |
·动态校正模式 | 第25-34页 |
·接收模式比较 | 第34-35页 |
·数据乒乓缓存 | 第35-47页 |
·脉冲接收 | 第35-36页 |
·乒乓控制 | 第36-38页 |
·DDR 读写控制 | 第38-39页 |
·DDR 控制器 | 第39-43页 |
·脉冲提取 | 第43-46页 |
·脉冲输出 | 第46-47页 |
·数据传输 | 第47-48页 |
·小结 | 第48-49页 |
第四章 高速数据存储和传输实现方法测试 | 第49-66页 |
·超宽带雷达数字侦察机硬件平台 | 第49-51页 |
·测试平台 | 第51-52页 |
·高速数据接收模块测试 | 第52-58页 |
·AD 采集测试 | 第52-55页 |
·高速数据接收测试 | 第55-58页 |
·数据乒乓缓存模块测试 | 第58-63页 |
·DDR SDRAM 测试 | 第58-62页 |
·联合测试 | 第62-63页 |
·数据传输模块测试 | 第63-64页 |
·传输测试 | 第63-64页 |
·联合测试 | 第64页 |
·小结 | 第64-66页 |
第五章 总结和展望 | 第66-68页 |
·本文总结 | 第66页 |
·未来展望 | 第66-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |
攻硕期间取得的研究成果 | 第71-72页 |