| 摘要 | 第1-3页 |
| Abstract | 第3-7页 |
| 1 绪论 | 第7-10页 |
| ·井场工程参数监测系统的研究背景 | 第7页 |
| ·系统目标及要求 | 第7页 |
| ·系统目标 | 第7页 |
| ·系统要求 | 第7页 |
| ·系统总体结构 | 第7-8页 |
| ·系统中要解决的主要问题 | 第8页 |
| ·本论文完成的工作 | 第8-9页 |
| 本章小结 | 第9-10页 |
| 2 系统总体方案设计及硬件配置 | 第10-16页 |
| ·系统总体方案 | 第10页 |
| ·系统实现方案 | 第10-11页 |
| ·系统的硬件配置及芯片选型 | 第11-15页 |
| ·传感器选型 | 第11-12页 |
| ·压力传感器 | 第11页 |
| ·流量传感器 | 第11页 |
| ·密度传感器 | 第11-12页 |
| ·砂量传感器 | 第12页 |
| ·浓度传感器 | 第12页 |
| ·温度传感器 | 第12页 |
| ·液位传感器 | 第12页 |
| ·DSP芯片选型 | 第12-13页 |
| ·TMS320x240x系列DSP控制器 | 第12-13页 |
| ·TMS320LF2407A DSP控制器 | 第13页 |
| ·CPLD芯片选型 | 第13页 |
| ·USB芯片选型 | 第13-14页 |
| ·DSP外围器件的选型 | 第14-15页 |
| ·片外RAM的选型 | 第14页 |
| ·电源管理芯片的选型 | 第14页 |
| ·D/AC及其他外围芯片选型 | 第14-15页 |
| 本章小结 | 第15-16页 |
| 3 系统硬件设计 | 第16-35页 |
| ·DSP最小便件系统 | 第16-22页 |
| ·时钟电路 | 第16-18页 |
| ·电源及复位电路设计 | 第18页 |
| ·JTAG接口 | 第18-19页 |
| ·外扩存储器接口电路 | 第19-22页 |
| ·CY7C1020V简介 | 第19页 |
| ·CY7C1020V引脚描述 | 第19-20页 |
| ·CY7C1020V真值表 | 第20页 |
| ·CY7C1020V读写时序 | 第20-21页 |
| ·CY7C1020V与DSP接口电路 | 第21-22页 |
| ·前向通道设计 | 第22-24页 |
| ·模拟量的前向通道 | 第22-23页 |
| ·脉冲量的前向通道 | 第23页 |
| ·开关量的前向通道 | 第23-24页 |
| ·后向通道设计 | 第24-27页 |
| ·D/AC转换及输出 | 第24-27页 |
| ·MAX5742简介 | 第24页 |
| ·MAX5742引脚描述 | 第24-25页 |
| ·MAX5742的SPI接口工作时序 | 第25-26页 |
| ·MAX5742与DSP的SPI接口电路 | 第26-27页 |
| ·开关量输出 | 第27页 |
| ·USB接口电路设计 | 第27-32页 |
| ·PDIUSBD12的特性 | 第27-28页 |
| ·PDIUSBD12结构框图及各部分功能介绍 | 第28-29页 |
| ·PDIUSBD12的端点描述 | 第29-31页 |
| ·PDIUSBD12引脚描述 | 第31页 |
| ·PDIUSBD12电路连接 | 第31-32页 |
| ·逻辑译码电路设计 | 第32-34页 |
| ·EPM7128SLC84-15内部结构与引脚说明 | 第32-33页 |
| ·EPM7128SLC84-15接口电路 | 第33页 |
| ·EPM7128SLC84-15注意事项 | 第33-34页 |
| ·原理图及PCB板设计 | 第34页 |
| 本章小结 | 第34-35页 |
| 4 系统软件设计 | 第35-51页 |
| ·系统软件概述 | 第35页 |
| ·系统基本框架 | 第35页 |
| ·软件系统中各模块的功能 | 第35页 |
| ·DSP程序设计 | 第35-46页 |
| ·数据采集模块的DSP硬件支持 | 第36-38页 |
| ·事件管理器EVM(Event Manager)模块 | 第36-37页 |
| ·模/数转换(A/DC)模块 | 第37-38页 |
| ·DSP软件结构 | 第38-46页 |
| ·数据采集程序 | 第39-43页 |
| ·D/AC转换程序 | 第43-44页 |
| ·DSP与USB通信模块 | 第44-46页 |
| ·CPLD程序设计 | 第46-50页 |
| ·CPLD软件流程 | 第46-47页 |
| ·CPLD计数器的设计 | 第47-49页 |
| ·CPLD计数器时序设计 | 第47页 |
| ·计数电路的实现 | 第47-49页 |
| ·CPLD地址译码逻辑控制 | 第49-50页 |
| ·片外RAM的逻辑控制 | 第49-50页 |
| ·D12与D/AC转换器的逻辑控制 | 第50页 |
| 本章小结 | 第50-51页 |
| 5 数字滤波器的实现 | 第51-59页 |
| ·常用数字滤波方法 | 第51-52页 |
| ·有限冲激响应(FIR)滤波器 | 第52-58页 |
| ·数字滤波器两种类型的比较 | 第52-53页 |
| ·FIR滤波器的基本原理 | 第53-54页 |
| ·FIR滤波器的设计方法 | 第54-55页 |
| ·FIR滤波器的设计工具 | 第55-56页 |
| ·FIR滤波器的DSP实现 | 第56-58页 |
| 本章小结 | 第58-59页 |
| 6 总结与展望 | 第59-60页 |
| 致谢 | 第60-61页 |
| 参考文献 | 第61-63页 |
| 作者攻读硕士学位期间发表的学术论文 | 第63-64页 |
| 附录一:DSP系统及后向通道电路 | 第64-65页 |
| 附录二:前向通道电路 | 第65-66页 |
| 附录三:差分调理电路 | 第66页 |