第一章 引言 | 第1-11页 |
1.1 超声波探伤基本原理 | 第5-7页 |
1.1.1 基本原理和探伤流程 | 第5-6页 |
1.1.2 超声波探伤设备的发展概述 | 第6-7页 |
1.2 超声波探伤设备的主要技术性能 | 第7-9页 |
1.2.1 超声波探伤设备的主要性能 | 第7-8页 |
1.2.2 自动化探伤对探伤设备的技术要求 | 第8-9页 |
1.3 新技术、新方法对传统超声波探伤系统的挑战 | 第9-11页 |
第二章 全数字超声波自动探伤系统的总体方案设计 | 第11-15页 |
2.1 系统概述 | 第11-12页 |
2.1.1 系统总框图 | 第11-12页 |
2.1.2 系统主要性能指标预定 | 第12页 |
2.2 全数字超声波自动探伤系统的几个关键技术实现 | 第12-15页 |
2.2.1 多通道时分复用技术 | 第12-13页 |
2.2.2 高速A/D及数字检波技术 | 第13页 |
2.2.3 高速数字信号非均匀压缩和抽取技术 | 第13页 |
2.2.4 软闸门实时报警技术 | 第13-14页 |
2.2.5 智能化管理及其数据后处理技术 | 第14-15页 |
第三章 全数字超声波自动化探伤系统的硬件构成原理 | 第15-33页 |
3.1 模拟部分电路设计 | 第15-17页 |
3.1.1 模拟部分电路框图 | 第15页 |
3.1.2 数控增益放大/衰减器 | 第15-16页 |
3.1.3 数控模拟滤波器的设计 | 第16-17页 |
3.2 DSP子系统电路设计 | 第17-22页 |
3.2.1 DSP子系统电路框图 | 第18页 |
3.2.2 DSP的选择及其性能分析 | 第18-19页 |
3.2.3 DSP的自举方式设计 | 第19-20页 |
3.2.4 DSP的电源、时钟及上电复位的设计 | 第20-21页 |
3.2.5 DSP的扩展存储器接口设计 | 第21-22页 |
3.3 高速可编程逻辑电路的设计 | 第22-28页 |
3.3.1 CPLD的设计流程以及开发环境介绍 | 第22-23页 |
3.3.2 CPLD芯片的选用及共性能分析 | 第23-24页 |
3.3.3 非均匀实时数据压缩和抽取 | 第24-27页 |
3.3.4 提高系统运行速度的几个关键技术 | 第27-28页 |
3.4 DSP子系统与PC机接口设计 | 第28-33页 |
3.4.1 DSP的HPI主机接口描述 | 第28-29页 |
3.4.2 计算机并行口的EPP工作方式描述 | 第29-31页 |
3.4.3 HPI与EPP接口逻辑匹配设计 | 第31-33页 |
第四章 全数字超声波自动化探伤系统的软件构成原理 | 第33-40页 |
4.1 系统软件的总体框架描述 | 第33页 |
4.2 基于DSP的嵌入式实时操作系统 | 第33-37页 |
4.2.1 操作系统的进程调度 | 第34-35页 |
4.2.2 操作系统的内存管理 | 第35页 |
4.2.3 操作系统的I/O管理 | 第35-36页 |
4.2.4 操作系统的进程间通讯管理 | 第36-37页 |
4.3 基于DSP/BIOSII上的多线程应用程序设计 | 第37-40页 |
4.3.1 DSP应用程序的基本框架 | 第37-38页 |
4.3.2 DSP与PC机之间数据交换结构 | 第38-40页 |
第五章 系统设计和调试过程中的噪声抑制 | 第40-44页 |
5.1 电源和地线的管理、分配及抗干扰策略 | 第40-41页 |
5.1.1 电源滤波 | 第40-41页 |
5.1.2 电源回路分配 | 第41页 |
5.2 高速信号布局、布线的抗干扰策略 | 第41-43页 |
5.2.1 信号反射的消除 | 第42页 |
5.2.2 信号串扰的抑制 | 第42-43页 |
5.3 敏感元器件的抗干扰策略 | 第43-44页 |
结束语 | 第44-45页 |
致谢 | 第45-46页 |
硕士学位期间发表的主要论文 | 第46-47页 |
参考文献 | 第47-48页 |