准循环LDPC码的构造及编解码方法研究
摘要 | 第1-3页 |
Abstract | 第3-4页 |
目录 | 第4-7页 |
第1章 绪论 | 第7-17页 |
·课题背景 | 第7-8页 |
·QC-LDPC码的基本定义 | 第8-10页 |
·线性分组码 | 第8-9页 |
·生成矩阵和校验矩阵 | 第9页 |
·LDPC码 | 第9-10页 |
·QC-LDPC码 | 第10页 |
·QC-LDPC码的构造方法 | 第10-12页 |
·奇偶校验矩阵与二分图 | 第10-11页 |
·位填充的LDPC构造算法 | 第11-12页 |
·环消去的QC-LDPC构造算法 | 第12页 |
·QC-LDPC码的编码 | 第12-13页 |
·QC-LDPC码的译码 | 第13-15页 |
·选题的意义 | 第15-16页 |
·主要研究内容 | 第16-17页 |
第2章 QC-LDPC码及其构造 | 第17-32页 |
·引言 | 第17页 |
·GALLAGER最初构造LDPC码的方法 | 第17-18页 |
·QUASI-CYCLIC LDPC码的基本概念 | 第18-22页 |
·QC-LDPC码的定义 | 第18-20页 |
·奇偶校验矩阵的短环 | 第20-22页 |
·QC-LDPC码奇偶校验矩阵的构造方法 | 第22-29页 |
·现有的QC-LDPC码奇偶校验矩阵的构造方法 | 第22页 |
·块填充的QC-LDPC码奇偶校验矩阵的构造方法 | 第22-25页 |
·块填充算法的改进 | 第25-28页 |
·算法复杂度 | 第28-29页 |
·仿真结果 | 第29-31页 |
·构造QC-LDPC码的时间 | 第29页 |
·QC-LDPC码的性能 | 第29-31页 |
·本章小节 | 第31-32页 |
第3章 QC-LDPC码的编码 | 第32-44页 |
·引言 | 第32页 |
·QC-LDPC码生成矩阵的构造方法 | 第32页 |
·QC-LDPC码生成矩阵的块高斯消元构造方法 | 第32-41页 |
·构造系统循环形式的生成矩阵 | 第33-34页 |
·QC-LDPC码生成矩阵的构造方法 | 第34-39页 |
·性能及复杂度分析 | 第39-41页 |
·QC-LDPC码编码电路结构的设计 | 第41-44页 |
第4章 QC-LDPC码硬件解码电路的设计及研究 | 第44-57页 |
·引言 | 第44页 |
·运算单元的设计 | 第44-46页 |
·最小和算法(min-sum) | 第45-46页 |
·存储结构分布的设计 | 第46-53页 |
·子块间并行模式 | 第46-50页 |
·子块间串行模式 | 第50-53页 |
·几种解码方案的比较与仿真 | 第53-56页 |
·完全删去法与加修正项最小和 | 第54页 |
·增加比例因子修正最小和算法 | 第54-55页 |
·迭代信息有效比特值的比较 | 第55-56页 |
·本章小节 | 第56-57页 |
结论 | 第57-58页 |
参考文献 | 第58-62页 |
攻读学位期间发表的学术论文 | 第62-63页 |
致谢 | 第63-64页 |