LDPC码编译码算法的研究与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·数字通信与信道编码 | 第7-9页 |
| ·数字通信系统与编码理论 | 第7-8页 |
| ·信道模型 | 第8-9页 |
| ·LDPC码的提出与发展 | 第9-11页 |
| ·本文工作与章节安排 | 第11-13页 |
| 第二章 基于图模型的低密度奇偶校验码 | 第13-19页 |
| ·低密度奇偶校验码的定义及其图模型表示 | 第13-15页 |
| ·LDPC码的定义 | 第13页 |
| ·LDPC码的图模型表示 | 第13-15页 |
| ·低密度校验码的构造 | 第15-18页 |
| ·Gallager的构造方法 | 第15-16页 |
| ·Mackay的构造方法 | 第16-17页 |
| ·PEG方法 | 第17-18页 |
| ·小结 | 第18-19页 |
| 第三章 低密度奇偶校验码的编译码原理 | 第19-39页 |
| ·低密度奇偶校验码的快速编码 | 第19-25页 |
| ·特定LDPC码的编码 | 第19-20页 |
| ·一般LDPC码的快速编码 | 第20-25页 |
| ·RU算法 | 第20-22页 |
| ·贪婪算法 | 第22-25页 |
| ·贪婪算法的实用算法 | 第25页 |
| ·低密度奇偶校验码的译码原理 | 第25-34页 |
| ·和积算法 | 第25-30页 |
| ·信号检测与测度 | 第25-27页 |
| ·概率分布模型 | 第27页 |
| ·和积算法的定义 | 第27-30页 |
| ·置信传播译码算法 | 第30-34页 |
| ·算法描述 | 第30-31页 |
| ·概率测度下信息更新形式 | 第31-32页 |
| ·对数似然比概率测度下的信息更新形式 | 第32-34页 |
| ·低密度奇偶校验码的性能分析 | 第34-37页 |
| ·码长n对误码率的影响 | 第34页 |
| ·译码迭代次数对误码率的影响 | 第34-35页 |
| ·不同码率对误码率的影响 | 第35-36页 |
| ·不同构造方法的性能比较 | 第36-37页 |
| ·不同编码算法的性能比较 | 第37页 |
| ·小结 | 第37-39页 |
| 第四章 低密度奇偶校验码的硬件设计 | 第39-55页 |
| ·低密度奇偶校验码编码模块设计 | 第39-42页 |
| ·编码器设计思路 | 第39-40页 |
| ·LDPC码编码器实现 | 第40页 |
| ·MVM模块的设计 | 第40-42页 |
| ·低密度奇偶检验码译码模块设计 | 第42-55页 |
| ·部分并行译码总体结构 | 第44-46页 |
| ·输入缓存模块的设计 | 第46-48页 |
| ·初始化模块 | 第46-48页 |
| ·输入缓冲存储器 | 第48页 |
| ·VNU模块的设计 | 第48-51页 |
| ·CNU模块的设计 | 第51-53页 |
| ·奇偶校验节点的处理 | 第51-52页 |
| ·地址发生器 | 第52-53页 |
| ·外部进化信息存储模块的设计 | 第53-54页 |
| ·译码输出缓存存储模块的设计 | 第54-55页 |
| 第五章 结束语 | 第55-57页 |
| 致谢 | 第57-59页 |
| 参考文献 | 第59-61页 |
| 研究成果 | 第61页 |