采用功率门控技术的静态低功耗SRAM设计
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-20页 |
·课题背景 | 第8-9页 |
·CMOS电路的功耗来源 | 第9-11页 |
·CMOS电路的低功耗技术 | 第11-13页 |
·CMOS电路低功耗技术简述 | 第11-12页 |
·功率门控技术 | 第12-13页 |
·功率门控技术在SRAM中的应用 | 第13-19页 |
·SRAM简介 | 第14-15页 |
·SRAM功耗来源 | 第15-16页 |
·采用功率门控技术的SRAM结构 | 第16-19页 |
·本文主要研究内容及结构 | 第19-20页 |
第2章 SRAM存储阵列设计 | 第20-36页 |
·标准六管SRAM单元设计 | 第20-25页 |
·读写操作对六管SRAM存储单元的尺寸约束 | 第20-23页 |
·六管SRAM单元晶体管的尺寸确定 | 第23-25页 |
·六管SRAM存储单元噪声容限分析与仿真 | 第25-29页 |
·六管SRAM单元噪声容限分析 | 第25-28页 |
·六管SRAM单元噪声容限仿真 | 第28-29页 |
·六管SRAM单元版图设计 | 第29页 |
·低功耗SRAM存储阵列设计 | 第29-35页 |
·六管SRAM单元数据保持电压的确定 | 第29-31页 |
·功率门控管及数据保持管尺寸的确定 | 第31-35页 |
·一个块的版图设计 | 第35页 |
·本章小结 | 第35-36页 |
第3章 SRAM阵列外围电路设计 | 第36-46页 |
·8k位SRAM整体电路 | 第36-37页 |
·地址译码电路设计 | 第37-39页 |
·灵敏放大器设计 | 第39-41页 |
·控制电路设计 | 第41-42页 |
·数据输入和读出电路 | 第42-43页 |
·位线预充电路设计 | 第43-44页 |
·列选电路设计 | 第44-45页 |
·本章小结 | 第45-46页 |
第4章 整体SRAM电路仿真 | 第46-53页 |
·SRAM单元仿真结果 | 第46-49页 |
·SRAM整体电路仿真 | 第49-52页 |
·本章小结 | 第52-53页 |
结论 | 第53-54页 |
参考文献 | 第54-60页 |
致谢 | 第60页 |