嵌入式SRAM控制器验证关键技术
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-7页 |
| 目录 | 第7-9页 |
| 第一章 绪论 | 第9-13页 |
| ·集成电路验证及内存控制器简介 | 第9-10页 |
| ·研究内容的意义及相关工作 | 第10-11页 |
| ·论文的主要内容及章节安排 | 第11-13页 |
| 第二章 设计验证方法和工具 | 第13-25页 |
| ·设计验证 | 第13-21页 |
| ·验证过程 | 第13-15页 |
| ·验证的基本原理 | 第15-16页 |
| ·基于形式的验证 | 第16页 |
| ·基于模拟的验证 | 第16-18页 |
| ·基于模拟的验证与形式验证的比较 | 第18-19页 |
| ·编写验证代码 | 第19-21页 |
| ·验证工具 | 第21-24页 |
| ·Hspice简介 | 第21-22页 |
| ·NC-Verilog简介 | 第22-24页 |
| ·本章小结 | 第24-25页 |
| 第三章 SRAM控制器的功能与设计 | 第25-35页 |
| ·SRAM控制器功能 | 第25-27页 |
| ·SRAM控制器的硬件结构 | 第27-31页 |
| ·总线结构 | 第27页 |
| ·同步 SRAM地址空间 | 第27页 |
| ·BootROM地址空间 | 第27页 |
| ·SlowPort地址空间 | 第27-29页 |
| ·高级SRAM访问命令 | 第29页 |
| ·Push Pop寄存器 | 第29页 |
| ·SRAM Lock CAM | 第29-31页 |
| ·Bit位的检查、置位与清除 | 第31页 |
| ·SRAM地址映射和队列功能 | 第31-34页 |
| ·SRAM映射 | 第31-32页 |
| ·SRAM控制器命令队列 | 第32-33页 |
| ·SRAM访问命令执行的优先级 | 第33页 |
| ·读-修改-写功能 | 第33-34页 |
| ·本章小结 | 第34-35页 |
| 第四章 SRAM控制器的验证 | 第35-55页 |
| ·验证概述 | 第35-36页 |
| ·SRAM控制器网表验证 | 第36-41页 |
| ·模拟仿真的验证流程 | 第36页 |
| ·电路功能分析 | 第36-41页 |
| ·电路分析与RTL描述 | 第36-37页 |
| ·SRAM访问指令 | 第37-39页 |
| ·SRAM访问指令的分析 | 第39-41页 |
| ·前期的验证工作 | 第41页 |
| ·验证平台的设计 | 第41-50页 |
| ·初始化模块 | 第42-45页 |
| ·时钟的生成与同步 | 第45-47页 |
| ·激励生成 | 第47-49页 |
| ·响应评估 | 第49页 |
| ·验证实用程序 | 第49页 |
| ·测试平台接口 | 第49-50页 |
| ·验证工作总结 | 第50-54页 |
| ·指令集分析工作总结 | 第50页 |
| ·控制器网表验证结果 | 第50-54页 |
| ·本章小结 | 第54-55页 |
| 第五章 结束语 | 第55-57页 |
| ·工作总结与创新 | 第55-56页 |
| ·验证工作存在的不足 | 第56页 |
| ·未来的研究方向 | 第56-57页 |
| 致谢 | 第57-59页 |
| 参考文献 | 第59-63页 |
| 研究成果 | 第63页 |