通信SoC芯片USB2.0 HOST接口验证技术研究
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 缩略语对照表 | 第11-14页 |
| 第一章 绪论 | 第14-20页 |
| 1.1 USB技术发展 | 第14-15页 |
| 1.2 论文的研究背景 | 第15-17页 |
| 1.3 本文研究的意义 | 第17页 |
| 1.4 论文目标及工作任务 | 第17-18页 |
| 1.5 本论文的内容安排 | 第18-20页 |
| 第二章 USB HOST相关协议与系统概述 | 第20-40页 |
| 2.1 USB2.0协议 | 第20-24页 |
| 2.1.1 USB结构 | 第20页 |
| 2.1.2 数据流 | 第20-24页 |
| 2.2 AHB总线协议 | 第24-29页 |
| 2.2.1 总线结构 | 第24-26页 |
| 2.2.2 总线信号 | 第26-27页 |
| 2.2.3 传输时序 | 第27-29页 |
| 2.3 UTMI+接口协议 | 第29-31页 |
| 2.3.1 UTMI+信号 | 第30-31页 |
| 2.3.2 UTMI+时序 | 第31页 |
| 2.4 USB HOST系统 | 第31-39页 |
| 2.4.1 USB HOST IP核外部接口 | 第32-33页 |
| 2.4.2 USB HOST IP核结构 | 第33-38页 |
| 2.4.3 工作模式 | 第38-39页 |
| 2.5 本章小结 | 第39-40页 |
| 第三章 USB HOST接口功能验证 | 第40-68页 |
| 3.1 制定初始化向量 | 第41-45页 |
| 3.1.1 配置系统时钟 | 第41-43页 |
| 3.1.2 配置USB HOST控制器 | 第43-45页 |
| 3.2 提取验证用例 | 第45-46页 |
| 3.3 虚拟仿真验证 | 第46-66页 |
| 3.3.1 搭建模块级平台与验证 | 第46-56页 |
| 3.3.2 搭建系统级平台与验证 | 第56-66页 |
| 3.4 本章小结 | 第66-68页 |
| 第四章 FPGA原型验证 | 第68-86页 |
| 4.1 开发板简介 | 第69-70页 |
| 4.2 测试平台搭建 | 第70-72页 |
| 4.3 验证和调试 | 第72-75页 |
| 4.3.1 设计流程 | 第72-73页 |
| 4.3.2 代码转换 | 第73-74页 |
| 4.3.3 时序约束 | 第74-75页 |
| 4.3.4 调试 | 第75页 |
| 4.4 枚举过程测试 | 第75-82页 |
| 4.4.1 建立阶段 | 第76-79页 |
| 4.4.2 数据阶段 | 第79-80页 |
| 4.4.3 状态阶段 | 第80-82页 |
| 4.5 挂起与恢复测试 | 第82-83页 |
| 4.6 本章小结 | 第83-86页 |
| 第五章 总结与展望 | 第86-88页 |
| 5.1 总结 | 第86页 |
| 5.2 展望 | 第86-88页 |
| 参考文献 | 第88-92页 |
| 致谢 | 第92-94页 |
| 作者简介 | 第94页 |