首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

快速锁定的高速低抖动时钟发生器的研究与设计

摘要第5-6页
ABSTRACT第6页
第一章 绪论第9-13页
    1.1 课题研究工作的背景与意义第9页
    1.2 锁相环发展历史第9-10页
    1.3 国内外研究现状第10-12页
        1.3.1 国外研究现状第10-11页
        1.3.2 国内研究现状第11-12页
    1.4 本文的架构与内容安排第12-13页
第二章 PLL时钟发生器的基础理论第13-33页
    2.1 锁相环电路的基本工作原理第13-15页
    2.2 电荷泵锁相环的线性模型第15-24页
        2.2.1 鉴频鉴相器与电荷泵整体的线性模型第16-19页
        2.2.2 环路滤波器的线性模型第19-20页
        2.2.3 压控振荡器的线性模型第20-21页
        2.2.4 分频器的线性模型第21页
        2.2.5 二类三阶电荷泵锁相环线性模型第21-24页
    2.3 电荷泵锁相环的噪声模型第24-28页
        2.3.1 相位噪声与时钟抖动第24-27页
        2.3.2 锁相环多噪声源环路模型分析第27-28页
    2.4 锁相环中的非理想效应第28-31页
        2.4.1 鉴频鉴相器中的非理想效应第28-29页
        2.4.2 电荷泵中的非理想效应第29-31页
    2.5 锁相环大信号捕获行为第31-32页
    2.6 锁相环的分类第32页
    2.7 本章小结第32-33页
第三章 模数转换器系统对时钟发生器的要求第33-35页
    3.1 模数转换器对系统时钟的要求第33-34页
    3.2 本设计中锁相环需满足的性能指标第34页
    3.3 本章小结第34-35页
第四章 时钟发生器单元模块电路设计第35-60页
    4.1 鉴频鉴相器第35-38页
        4.1.1 鉴频鉴相器工作原理与电路结构第35-37页
        4.1.2 鉴频鉴相器电路设计与仿真第37-38页
    4.2 电荷泵第38-44页
        4.2.1 电荷泵工作原理和电路结构第38-40页
        4.2.2 电荷泵电路设计与仿真第40-44页
    4.3 压控振荡器第44-52页
        4.3.1 环形振荡器基本原理与电路结构第45-49页
        4.3.2 压控振荡器电路设计与仿真第49-52页
    4.4 分频器第52-55页
    4.5 环路滤波器第55页
    4.6 锁相环系统仿真第55-59页
    4.7 本章小结第59-60页
第五章 版图设计第60-67页
    5.1 版图设计流程第60-63页
        5.1.1 几何设计第60-62页
        5.1.2 物理验证第62-63页
        5.1.3 生成最终文件第63页
    5.2 时钟发生器版图设计第63-66页
        5.2.1 鉴频鉴相器版图设计第63页
        5.2.2 电荷泵版图设计第63-64页
        5.2.3 压控振荡器版图设计第64-65页
        5.2.4 分频器版图设计第65页
        5.2.5 时钟发生器整体版图设计第65-66页
    5.3 本章小结第66-67页
第六章 总结与展望第67-68页
    6.1 总结第67页
    6.2 展望第67-68页
致谢第68-69页
参考文献第69-72页
攻读硕士学位期间取得的成果第72-73页

论文共73页,点击 下载论文
上一篇:白光有机电致发光器件的性能研究
下一篇:一种低压高速的流水线型ADC数字校正系统的研究与实现