快速锁定的高速低抖动时钟发生器的研究与设计
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-13页 |
1.1 课题研究工作的背景与意义 | 第9页 |
1.2 锁相环发展历史 | 第9-10页 |
1.3 国内外研究现状 | 第10-12页 |
1.3.1 国外研究现状 | 第10-11页 |
1.3.2 国内研究现状 | 第11-12页 |
1.4 本文的架构与内容安排 | 第12-13页 |
第二章 PLL时钟发生器的基础理论 | 第13-33页 |
2.1 锁相环电路的基本工作原理 | 第13-15页 |
2.2 电荷泵锁相环的线性模型 | 第15-24页 |
2.2.1 鉴频鉴相器与电荷泵整体的线性模型 | 第16-19页 |
2.2.2 环路滤波器的线性模型 | 第19-20页 |
2.2.3 压控振荡器的线性模型 | 第20-21页 |
2.2.4 分频器的线性模型 | 第21页 |
2.2.5 二类三阶电荷泵锁相环线性模型 | 第21-24页 |
2.3 电荷泵锁相环的噪声模型 | 第24-28页 |
2.3.1 相位噪声与时钟抖动 | 第24-27页 |
2.3.2 锁相环多噪声源环路模型分析 | 第27-28页 |
2.4 锁相环中的非理想效应 | 第28-31页 |
2.4.1 鉴频鉴相器中的非理想效应 | 第28-29页 |
2.4.2 电荷泵中的非理想效应 | 第29-31页 |
2.5 锁相环大信号捕获行为 | 第31-32页 |
2.6 锁相环的分类 | 第32页 |
2.7 本章小结 | 第32-33页 |
第三章 模数转换器系统对时钟发生器的要求 | 第33-35页 |
3.1 模数转换器对系统时钟的要求 | 第33-34页 |
3.2 本设计中锁相环需满足的性能指标 | 第34页 |
3.3 本章小结 | 第34-35页 |
第四章 时钟发生器单元模块电路设计 | 第35-60页 |
4.1 鉴频鉴相器 | 第35-38页 |
4.1.1 鉴频鉴相器工作原理与电路结构 | 第35-37页 |
4.1.2 鉴频鉴相器电路设计与仿真 | 第37-38页 |
4.2 电荷泵 | 第38-44页 |
4.2.1 电荷泵工作原理和电路结构 | 第38-40页 |
4.2.2 电荷泵电路设计与仿真 | 第40-44页 |
4.3 压控振荡器 | 第44-52页 |
4.3.1 环形振荡器基本原理与电路结构 | 第45-49页 |
4.3.2 压控振荡器电路设计与仿真 | 第49-52页 |
4.4 分频器 | 第52-55页 |
4.5 环路滤波器 | 第55页 |
4.6 锁相环系统仿真 | 第55-59页 |
4.7 本章小结 | 第59-60页 |
第五章 版图设计 | 第60-67页 |
5.1 版图设计流程 | 第60-63页 |
5.1.1 几何设计 | 第60-62页 |
5.1.2 物理验证 | 第62-63页 |
5.1.3 生成最终文件 | 第63页 |
5.2 时钟发生器版图设计 | 第63-66页 |
5.2.1 鉴频鉴相器版图设计 | 第63页 |
5.2.2 电荷泵版图设计 | 第63-64页 |
5.2.3 压控振荡器版图设计 | 第64-65页 |
5.2.4 分频器版图设计 | 第65页 |
5.2.5 时钟发生器整体版图设计 | 第65-66页 |
5.3 本章小结 | 第66-67页 |
第六章 总结与展望 | 第67-68页 |
6.1 总结 | 第67页 |
6.2 展望 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-72页 |
攻读硕士学位期间取得的成果 | 第72-73页 |