摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 研究背景及意义 | 第10-11页 |
1.2 国内外研究现状及发展趋势 | 第11-12页 |
1.3 本文的主要工作及创新点 | 第12-13页 |
1.4 论文组织结构 | 第13-14页 |
第二章 模数转换器概述 | 第14-29页 |
2.1 模数转换器原理 | 第14-15页 |
2.2 ADC主要性能指标 | 第15-18页 |
2.2.1 静态特性 | 第15-17页 |
2.2.2 动态参数 | 第17-18页 |
2.3 模数转换器的主流结构简介 | 第18-27页 |
2.3.1 闪存型ADC | 第19-20页 |
2.3.2 串行结构(两步式与流水线型)ADC | 第20-22页 |
2.3.3 折叠结构 | 第22-26页 |
2.3.4 时间交织结构ADC | 第26-27页 |
2.4 本章小结 | 第27-29页 |
第三章 Pipeline_SAR ADC的系统设计及建模 | 第29-41页 |
3.1 传统SAR ADC的结构与原理 | 第29-30页 |
3.2 传统Pipeline ADC的结构与原理 | 第30-31页 |
3.3 新型Pipeline_SAR ADC的结构与设计原理 | 第31-36页 |
3.3.1 新型Pipeline_SAR ADC的结构 | 第31-32页 |
3.3.2 DAC电容阵列设计 | 第32-35页 |
3.3.3 残差电压放大器结构设计 | 第35-36页 |
3.4 Matlab系统建模与仿真 | 第36-39页 |
3.5 本章小结 | 第39-41页 |
第四章 Pipeline_SAR ADC电路设计与仿真 | 第41-64页 |
4.1 栅压自举电路的设计 | 第41-44页 |
4.2 DAC电容阵列以及电路采样时序设计 | 第44-46页 |
4.3 比较器设计 | 第46-52页 |
4.4 数字电路设计 | 第52-54页 |
4.4.1 基本电路设计 | 第52-53页 |
4.4.2 SAR逻辑优化设计 | 第53-54页 |
4.5 残差电压放大器的设计 | 第54-57页 |
4.6 系统性能前仿真结果 | 第57-61页 |
4.7 版图的设计与布局 | 第61-62页 |
4.8 本章小结 | 第62-64页 |
第五章 结论 | 第64-66页 |
5.1 本文的主要工作和贡献 | 第64页 |
5.2 后续工作展望 | 第64-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-70页 |
攻读硕士学位期间取得的成果 | 第70页 |