摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
1 绪论 | 第8-12页 |
1.1 课题研究背景 | 第8页 |
1.2 课题研究内容及意义 | 第8-9页 |
1.3 国内外研究现状 | 第9-11页 |
1.4 论文主要工作及组织结构 | 第11-12页 |
2 PCI-E 总线技术分析 | 第12-34页 |
2.1 PCI-E 总线的发展概述 | 第12-16页 |
2.1.1 PCI-E 总线的发展历史 | 第12-14页 |
2.1.2 PCI-E 总线的性能 | 第14-16页 |
2.2 PCI-E 总线信号定义 | 第16-20页 |
2.2.1 PCI-E 总线接口的结构 | 第16-17页 |
2.2.2 PCI-E 总线的信号定义 | 第17-20页 |
2.3 PCI-E 总线架构 | 第20-30页 |
2.3.1 PCI-E 总线的拓扑结构 | 第20-21页 |
2.3.2 PCI-E 总线的协议分层 | 第21-23页 |
2.3.3 PCI-E 总线的物理链路 | 第23-25页 |
2.3.4 PCI-E 总线的中断和仲裁 | 第25-28页 |
2.3.5 PCI-E 总线配置 | 第28-29页 |
2.3.6 PCI-E 系统复位和电源管理 | 第29-30页 |
2.4 基于 PCI-E 接口的系统方案选择和实现 | 第30-33页 |
2.4.1 基于 FPGA 逻辑资源开发 PCI-E 接口电路 | 第31页 |
2.4.2 基于专用的 PCI-E 接口芯片 | 第31-32页 |
2.4.3 基于 FPGA 的 PCI-E IP 核 | 第32-33页 |
2.5 本章小结 | 第33-34页 |
3 阵列信号处理的基本原理 | 第34-48页 |
3.1 阵列信号处理的研究历程和应用 | 第34-36页 |
3.2 阵列信号处理的相关技术 | 第36-46页 |
3.2.1 信号模型 | 第36-39页 |
3.2.2 天线阵列模型 | 第39-41页 |
3.2.3 DOA 估计算法 | 第41-44页 |
3.2.4 波束形成算法 | 第44-46页 |
3.3 本章小结 | 第46-48页 |
4 系统硬件设计 | 第48-72页 |
4.1 硬件设计的总体方案 | 第48-49页 |
4.2 芯片选型和介绍 | 第49-53页 |
4.3 系统硬件电路设计 | 第53-65页 |
4.3.1 电源模块设计 | 第53-56页 |
4.3.2 时钟电路设计 | 第56-57页 |
4.3.3 数据转换模块电路设计 | 第57-59页 |
4.3.4 数据存储模块电路设计 | 第59-60页 |
4.3.5 FPGA 配置模块电路设计 | 第60-63页 |
4.3.6 FPGA 处理模块的电路设计 | 第63-64页 |
4.3.7 PCI-E 接口电路设计 | 第64-65页 |
4.4 系统 PCB 板设计 | 第65-71页 |
4.4.1 PCB 板的布局布线 | 第65-70页 |
4.4.2 PCB 板的焊接 | 第70页 |
4.4.3 硬件模块测试 | 第70-71页 |
4.5 本章小结 | 第71-72页 |
5 系统软件设计 | 第72-84页 |
5.1 系统驱动程序设计 | 第72-79页 |
5.2 应用程序设计 | 第79-83页 |
5.3 本章小结 | 第83-84页 |
6 总结与展望 | 第84-86页 |
6.1 论文的主要工作 | 第84-85页 |
6.2 未来的工作展望 | 第85-86页 |
致谢 | 第86-88页 |
参考文献 | 第88-90页 |
附录 | 第90-98页 |
A.系统原理图 | 第90-98页 |
B.作者在攻读硕士学位期间申请的专利 | 第98页 |
C.作者在攻读硕士学位期间参与发表的论文 | 第98页 |
D.作者在攻读硕士学位期间参与的科研项目 | 第98页 |