基于Zynq平台的多普勒雷达信号处理机技术研究
摘要 | 第9-10页 |
ABSTRACT | 第10页 |
第一章 绪论 | 第11-16页 |
1.1 研究背景与意义 | 第11-12页 |
1.1.1 天幕靶测量 | 第11页 |
1.1.2 多普勒雷达测量 | 第11-12页 |
1.2 国内外研究现状 | 第12-15页 |
1.2.1 基于DSP结构 | 第12-13页 |
1.2.2 基于FPGA结构 | 第13页 |
1.2.3 基于DSP+FPGA结构 | 第13-14页 |
1.2.4 基于Zynq-7000结构 | 第14-15页 |
1.3 本文主要研究内容 | 第15-16页 |
第二章 多普勒测速雷达测量原理 | 第16-24页 |
2.1 多普勒雷达测速原理 | 第16-18页 |
2.2 多普勒雷达测角原理 | 第18-19页 |
2.3 多普勒雷达测距原理 | 第19-23页 |
2.3.1 双频测距原理 | 第19-20页 |
2.3.2 多频测距解模糊原理 | 第20-21页 |
2.3.3 二次差频测距法 | 第21-23页 |
2.4 本章小结 | 第23-24页 |
第三章 系统总体设计 | 第24-33页 |
3.1 需求分析 | 第24-29页 |
3.1.1 多普勒雷达信号体制选择 | 第24-25页 |
3.1.2 信号处理机核心选择 | 第25-26页 |
3.1.3 数字I、Q信号获取方法选择 | 第26-27页 |
3.1.4 A/D采样芯片选型 | 第27页 |
3.1.5 通讯方案选择 | 第27-28页 |
3.1.6 其他关键技术方案选择 | 第28-29页 |
3.2 系统总体设计 | 第29-32页 |
3.2.1 系统工作流程 | 第30页 |
3.2.2 系统硬件总体设计 | 第30-32页 |
3.3 本章小结 | 第32-33页 |
第四章 硬件系统设计 | 第33-52页 |
4.1 核心处理器及外围设备与接口设计 | 第33-38页 |
4.1.1 Zynq-7010核心处理器 | 第34-35页 |
4.1.2 DDR3存储器模块设计 | 第35-37页 |
4.1.3 千兆以太网接口电路设计 | 第37-38页 |
4.2 数据调理与采集电路设计 | 第38-40页 |
4.2.1 信号调理电路设计 | 第39页 |
4.2.2 数据采集电路设计 | 第39-40页 |
4.3 控制模块通信链路设计 | 第40-43页 |
4.4 电源模块设计 | 第43-50页 |
4.4.1 核心板功耗分析与电源方案 | 第43-47页 |
4.4.2 处理机载板功耗分析与电源方案 | 第47-50页 |
4.5 本章小结 | 第50-52页 |
第五章 软件系统设计 | 第52-70页 |
5.1 基带I/Q信号采集软件设计 | 第52-56页 |
5.2 数据传输模块软件设计 | 第56-62页 |
5.2.1 片内PL-PS数据传输 | 第56-57页 |
5.2.2 数据传输模块具体实现 | 第57-62页 |
5.3 数据存储模块软件设计 | 第62-65页 |
5.4 终端系统实测结果与分析 | 第65-68页 |
5.4.1 终端机软件介绍 | 第65-66页 |
5.4.2 实弹数据处理与分析 | 第66-68页 |
5.5 本章小结 | 第68-70页 |
结束语 | 第70-72页 |
致谢 | 第72-74页 |
参考文献 | 第74-77页 |
作者在学期间取得的学术成果 | 第77页 |