首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

片上互连网络容错关键技术研究

摘要第10-12页
ABSTRACT第12-13页
第一章 绪论第14-25页
    1.1 研究背景与意义第14-17页
        1.1.1 多核时代的到来第14-15页
        1.1.2 片上互连网络的提出第15-16页
        1.1.3 片上网络的编程模型第16-17页
        1.1.4 片上网络的容错第17页
    1.2 国内外研究现状第17-21页
        1.2.1 国外研究现状第18-19页
        1.2.2 国内研究现状第19-21页
    1.3 课题的研究意义和目标第21-22页
    1.4 主要研究内容第22-23页
        1.4.1 基于区域洪水的实时容错路由算法第22页
        1.4.2 高效的容错片上网络路由器设计第22-23页
    1.5 论文的组织结构第23-25页
第二章 片上互连网络第25-37页
    2.1 片上网络基础知识第25-30页
        2.1.1 网络拓扑结构第25-26页
        2.1.2 路由算法第26-27页
        2.1.3 流控机制第27-30页
    2.2 路由器的微体系结构第30-33页
        2.2.1 路由计算单元第30-31页
        2.2.2 虚拟通道分配单元第31页
        2.2.3 交叉开关分配单元第31-33页
        2.2.4 交叉开关单元第33页
        2.2.5 路由器的流水段及优化策略第33页
    2.3 模拟工具以及测试方法第33-36页
        2.3.1 booksim2.0 模拟器第34-35页
        2.3.2 硬件评估工具第35-36页
    2.4 本章总结第36-37页
第三章 基于区域洪水路由的实时容错路由算法第37-53页
    3.1 引言第37-38页
    3.2 容错MPI-like通信协议第38-41页
        3.2.1 基本的MPI-like通信协议第38-39页
        3.2.2 容错通信协议第39-40页
        3.2.3 寻找无错路由消息包的触发第40-41页
    3.3 通信体系结构第41-42页
        3.3.1 NoC体系结构第41页
        3.3.2 网络接口层的设计第41-42页
    3.4 容错路由算法第42-47页
        3.4.1 区域洪水路由算法第42-46页
        3.4.2 特殊情况下的路由重配置第46-47页
    3.5 评估第47-52页
        3.5.1 性能评估第47-49页
        3.5.2 容错评估第49-50页
        3.5.3 面积和功耗开销评估第50-52页
    3.6 总结第52-53页
第四章 高效的容错片上网络路由器设计第53-65页
    4.1 引言第53-54页
    4.2 可靠的片上网络路由器设计第54-59页
        4.2.1 双路由策略容忍RC错误第55页
        4.2.2 VA的容错设计第55-57页
        4.2.3 SA的容错设计第57-59页
        4.2.4 双旁路机制容忍交叉开关错误第59页
    4.3 性能分析第59-63页
        4.3.1 饱和吞吐率的比较第60-61页
        4.3.2 额外延迟比较第61-63页
    4.4 可靠性评估第63-64页
        4.4.1 硬件开销分析第63页
        4.4.2 利用SPF进行可靠性比较第63-64页
    4.5 总结第64-65页
第五章 结束语第65-68页
    5.1 工作总结第65-66页
    5.2 研究展望第66-68页
致谢第68-70页
参考文献第70-77页
作者在学期间取得的学术成果第77-78页

论文共78页,点击 下载论文
上一篇:高速低功耗光收发器驱动放大电路研究
下一篇:新型高功率微波移相器研究