| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 1 绪论 | 第9-16页 |
| 1.1 研究的背景与意义 | 第9-10页 |
| 1.2 国内外研究现状 | 第10-14页 |
| 1.3 论文结构安排 | 第14-16页 |
| 2 高速实时系统架构研究 | 第16-34页 |
| 2.1 高速实时系统结构 | 第16-17页 |
| 2.2 核心处理器选择 | 第17-21页 |
| 2.3 片间高速传输单元 | 第21-26页 |
| 2.4 片外高速存储单元 | 第26-29页 |
| 2.5 总线与外设通信单元 | 第29-34页 |
| 3 盲辨识算法的逻辑实现 | 第34-63页 |
| 3.1 盲辨识算法处理流程 | 第34-35页 |
| 3.2 周期图计算模块 | 第35-41页 |
| 3.3 频域降噪模块 | 第41-45页 |
| 3.4 大小信号分离模块 | 第45-48页 |
| 3.5 与盲辨识相关的矩阵运算 | 第48-63页 |
| 4 盲辨识算法仿真与分析 | 第63-77页 |
| 4.1 EDA工具简介 | 第63-64页 |
| 4.2 行为级功能仿真 | 第64-72页 |
| 4.3 在线测试及性能分析 | 第72-77页 |
| 5 总结与展望 | 第77-80页 |
| 5.1 全文总结 | 第77-78页 |
| 5.2 进一步工作与展望 | 第78-80页 |
| 致谢 | 第80-81页 |
| 参考文献 | 第81-84页 |