首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--频率合成技术、频率合成器论文

阵列DDS杂散抑制技术研究

摘要第1-5页
ABSTRACT第5-12页
第一章 引言第12-18页
   ·频率合成技术综述第12-14页
   ·直接数字频率合成技术历史发展及现状第14-16页
   ·课题主要工作及意义第16-17页
   ·本文内容安排第17-18页
第二章 DDS 结构及工作原理第18-23页
   ·DDS 的基本结构第18-20页
     ·相位累加器第18-19页
     ·正弦查找表第19页
     ·数模转换器DAC第19-20页
     ·低通滤波器第20页
   ·DDS 的工作原理第20-21页
   ·直接数字频率合成的特点第21-23页
第三章 DDS 的输出频谱分析及仿真第23-39页
   ·相位噪声和杂散的概念第23-25页
     ·杂散和相位噪声概念第23-25页
   ·理想的DDS 输出频谱第25-27页
   ·DDS 输出中相关杂散分析第27-35页
     ·DDS 相位截断杂散第27-31页
     ·DDS 的幅度量化杂散第31-34页
     ·DAC 的非线性对DDS 输出频谱影响第34页
     ·DDS 相位噪声分析第34-35页
   ·基于AD9959 的杂散测试分析第35-39页
第四章 DDS 杂散改善方法研究第39-49页
   ·实现宽覆盖的并行形式DDS第39-41页
     ·内部结构并行DDS第39-40页
     ·整体结构并行DDS第40-41页
   ·相位截断误差补偿第41-43页
   ·抖动注入法第43-45页
     ·相位随机抖动注入法第43-44页
     ·幅度随机抖动注入法第44-45页
   ·ROM 表数据存储压缩第45-47页
     ·利用波形对称性进行压缩第45-46页
     ·Sunderland 结构第46页
     ·一种改进的Sunderland 结构第46-47页
   ·级联形式DDS第47-49页
第五章 无相位截断级联DDS 的FPGA 实现第49-67页
   ·无截断级联形式DDS 方案介绍第49-50页
   ·硬件仿真平台简介第50-58页
     ·FPGA 仿真平台简介第50-51页
     ·数模转换器AD9755第51-55页
     ·总体硬件结构第55-58页
   ·FPGA 中DDS 的建模仿真第58-63页
     ·基于VHDL 的单级DDS 建模第58-62页
     ·级联DDS 建模第62-63页
   ·基于FPGA 仿真平台下的测试第63-67页
第六章 结论第67-68页
致谢第68-69页
参考文献第69-71页
攻读硕士学位期间的研究成果第71-72页

论文共72页,点击 下载论文
上一篇:基于0.15umpHEMT的超宽带MMIC中等功率放大器研究
下一篇:面向ISO18000-6C标准的UHF RFID标签芯片数字集成电路设计