| 中文摘要 | 第1-5页 |
| ABSTRACT | 第5-11页 |
| 第一章 绪论 | 第11-14页 |
| ·选题背景 | 第11-12页 |
| ·本论文的任务和完成的工作 | 第12页 |
| ·主要创新点 | 第12-13页 |
| ·论文章节安排 | 第13-14页 |
| 第二章 10G EPON 技术概述 | 第14-32页 |
| ·接入网演进 | 第14-15页 |
| ·基于双速率MAC 协议栈的10G EPON 系统架构 | 第15-16页 |
| ·基于QOS 的数据传输 | 第16-31页 |
| ·数据传输控制原理 | 第17页 |
| ·LLID 技术 | 第17-23页 |
| ·带宽分配 | 第23-28页 |
| ·基于本地优先级的队列调度 | 第28-31页 |
| ·本章小结 | 第31-32页 |
| 第三章 ONU 交换模块(LSW)设计 | 第32-84页 |
| ·LSW 模块功能框图及子模块划分 | 第32-35页 |
| ·ONU MAC 结构框图及功能描述 | 第32-35页 |
| ·LSW 功能描述及子模块划分 | 第35页 |
| ·下行接收缓存模块(DGF)设计 | 第35-44页 |
| ·DGF 模块功能描述及子模块划分 | 第36页 |
| ·接收控制逻辑设计 | 第36-40页 |
| ·同步FIFO 控制器设计 | 第40-42页 |
| ·发送控制逻辑设计 | 第42-44页 |
| ·下行发送控制模块(DTC)设计 | 第44-51页 |
| ·功能描述及子模块划分 | 第44-45页 |
| ·数据发送处理子模块设计 | 第45-48页 |
| ·SGMII 接口读数据处理模块设计 | 第48-50页 |
| ·GE 接口读数据处理模块设计 | 第50-51页 |
| ·上行接收缓存模块(UGF)设计 | 第51-58页 |
| ·功能描述及子模块划分 | 第51-52页 |
| ·数据发送处理模块设计 | 第52-53页 |
| ·异步FIFO 控制器设计 | 第53-58页 |
| ·GE 接口写数据逻辑设计 | 第58页 |
| ·SGMII 接口写数据逻辑设计 | 第58页 |
| ·上行接收控制模块(UGC)设计 | 第58-65页 |
| ·功能描述及子模块划分 | 第58-59页 |
| ·数据接收综合处理模块设计 | 第59-63页 |
| ·RAM 控制器设计 | 第63页 |
| ·提取帧信息头模块设计 | 第63-64页 |
| ·组帧与发送模块设计 | 第64-65页 |
| ·本地优先级映射模块(VM)设计 | 第65-67页 |
| ·队列管理模块(QM)设计 | 第67-73页 |
| ·逻辑功能及子模块划分 | 第67-68页 |
| ·接收综合处理模块设计 | 第68-70页 |
| ·入队报告模块设计 | 第70页 |
| ·出队报告模块设计 | 第70页 |
| ·队列模块设计 | 第70-71页 |
| ·数据发送处理逻辑设计 | 第71-73页 |
| ·报告模块(RPT)设计 | 第73-83页 |
| ·功能描述及子模块划分 | 第73-75页 |
| ·寄存器逻辑设计 | 第75页 |
| ·队列报告生成逻辑设计 | 第75-80页 |
| ·计数器逻辑设计 | 第80-81页 |
| ·读写阈值控制逻辑设计 | 第81-82页 |
| ·读写报告控制逻辑设计 | 第82页 |
| ·出队报告握手逻辑设计 | 第82-83页 |
| ·入队报告握手逻辑设计 | 第83页 |
| ·本章小结 | 第83-84页 |
| 第四章 设计结果的仿真与验证 | 第84-102页 |
| ·数据接收缓存模块(DGF)功能仿真 | 第84-86页 |
| ·数据接收处理逻辑仿真验证 | 第84-85页 |
| ·数据发送处理逻辑仿真验证 | 第85页 |
| ·RAM 控制器逻辑仿真验证 | 第85-86页 |
| ·数据发送控制模块(DTC)功能仿真 | 第86-89页 |
| ·Trunk0 模式DTC 模块数据转发处理逻辑仿真验证 | 第86-87页 |
| ·Trunk1 模式DTC 模块数据转发处理逻辑仿真验证 | 第87-88页 |
| ·Trunk2 模式DTC 模块数据转发处理逻辑仿真验证 | 第88-89页 |
| ·上行数据接收缓存模块(UGF)功能仿真 | 第89-91页 |
| ·Trunk0 模式UGF 模块数据接收处理逻辑仿真验证 | 第89-90页 |
| ·Trunk1 模式UGF 模块数据接收处理逻辑仿真验证 | 第90-91页 |
| ·Trunk2 模式UGF 模块数据接收处理逻辑仿真验证 | 第91页 |
| ·上行数据接收控制模块(UGC)功能仿真 | 第91-93页 |
| ·数据接收处理逻辑仿真验证 | 第92-93页 |
| ·数据发送处理逻辑仿真验证 | 第93页 |
| ·本地优先级映射模块(VM)功能仿真 | 第93-94页 |
| ·队列管理模块(QM)功能仿真 | 第94-98页 |
| ·队列管理模式0 时的队列管理逻辑仿真验证 | 第95-96页 |
| ·队列管理模式1 时的队列管理逻辑仿真验证 | 第96-98页 |
| ·报告模块(RPT)功能仿真 | 第98-101页 |
| ·帧出入队1G 报告跟新逻辑仿真验证 | 第98-100页 |
| ·帧出入队10G 报告跟新逻辑仿真验证 | 第100-101页 |
| ·本章小结 | 第101-102页 |
| 第五章 结论与展望 | 第102-103页 |
| ·结论 | 第102页 |
| ·进一步的工作 | 第102-103页 |
| 致谢 | 第103-104页 |
| 参考文献 | 第104-107页 |
| 攻硕期间所取得的研究成果 | 第107-108页 |