基于FPGA的低杂散DDS的技术研究
摘要 | 第1-5页 |
ABSTRACT | 第5-11页 |
第一章 引言 | 第11-17页 |
·频率合成技术发展概述 | 第11-13页 |
·DDS 技术的应用 | 第13-14页 |
·基于FPGA 实现DDS 的意义 | 第14-15页 |
·本文的主要结构 | 第15-17页 |
第二章 直接数字频率合成技术 | 第17-24页 |
·DDS 的基本原理 | 第17-19页 |
·DDS 的结构 | 第19-21页 |
·相位累加器 | 第19-20页 |
·ROM 查找表 | 第20页 |
·D/A 转换器 | 第20页 |
·低通滤波器 | 第20-21页 |
·DDS 的杂散来源 | 第21页 |
·DDS 的特点 | 第21-24页 |
第三章 DDS 技术的杂散分析 | 第24-37页 |
·理想DDS 的频谱分析 | 第24-26页 |
·相位截断条件下的杂散分析 | 第26-33页 |
·相位误差序列的频谱分析 | 第26-27页 |
·相位截位条件下DDS 的频谱分析 | 第27-30页 |
·相位截断下的频谱图 | 第30-33页 |
·幅度量化带来的杂散分析 | 第33-36页 |
·有相位截断的量化误差 | 第34页 |
·无相位截断的量化误差 | 第34-36页 |
·DAC 非线性杂散的定性分析 | 第36-37页 |
第四章 DDS 杂散抑制方法研究 | 第37-43页 |
·抖动注入法 | 第37-39页 |
·相位抖动法 | 第37-38页 |
·幅度抖动法 | 第38-39页 |
·延时叠加法 | 第39-40页 |
·ROM 表优化设计 | 第40-43页 |
·正弦波1/4 对称性压缩 | 第40-41页 |
·Sunderland 结构 | 第41-43页 |
第五章 无相位截断DDS 的设计 | 第43-56页 |
·无相位截断DDS 的原理 | 第43-45页 |
·ROM 查找表的设计原理 | 第45-47页 |
·无相位截断ROM 表的实现 | 第47-50页 |
·无相位截断DDS 的理论效益 | 第50-53页 |
·实例分析 | 第53-56页 |
第六章 DDS 硬件实现 | 第56-68页 |
·总体设计方案 | 第56页 |
·FPGA 的选取 | 第56-57页 |
·D/A 转换器的选取 | 第57-60页 |
·DDS 的FPGA 的实现 | 第60-65页 |
·系统时钟模块 | 第60页 |
·相位累加器模块 | 第60-61页 |
·地址适配器模块 | 第61-62页 |
·ROM 查找模块表 | 第62-63页 |
·比较器模块 | 第63-64页 |
·ROM 表适配器模块 | 第64-65页 |
·D/A 转换电路原理图与PCB 版图 | 第65-66页 |
·测试分析 | 第66-68页 |
第七章 总结与展望 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-73页 |
攻读硕士学位期间的研究成果 | 第73-74页 |