首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

基于多核架构的AVS视频解码器设计

摘要第6-8页
ABSTRACT第8-9页
第一章 概述第13-17页
    1.1 论文的背景和意义第13-15页
        1.1.1 数字音视频产业的发展第13-14页
        1.1.2 数字视频压缩技术第14-15页
        1.1.3 面临的首要问题第15页
    1.2 论文的主要工作第15-17页
第二章 AVS 视频标准分析第17-24页
    2.1 AVS 的发展与主要技术特征第17-19页
        2.1.1 AVS 的发展第17-18页
        2.1.2 AVS 的技术特征第18-19页
    2.2 AVS 标准视频部分第19-23页
        2.2.1 AVS 比特流的结构第19-20页
        2.2.2 AVS 视频比特流语法第20-21页
        2.2.3 AVS 视频解码框图第21-22页
        2.2.4 AVS 的档次和级别第22-23页
    2.3 本章小结第23-24页
第三章 LEON2 SOC 平台第24-37页
    3.1 基于 SPARC V8 体系架构的 Leon2 SOC 平台设计第24-33页
        3.1.1 SPARC V8 体系架构第24页
        3.1.2 AMBA 总线第24-27页
        3.1.3 Leon2 SOC 平台第27页
        3.1.4 Leon2 处理器第27-28页
        3.1.5 Leon2 处理器指令流水线第28页
        3.1.6 Leon2 SOC 平台总线接口第28-30页
        3.1.7 Leon2 SOC 平台外设第30-33页
    3.2 Leon2 SOC 平台编译及仿真环境第33-36页
        3.2.1 Leon2 SOC 平台编译器第33页
        3.2.2 Leon2 SOC 平台 Windows 编译环境第33页
        3.2.3 Leon2 SOC 平台 Windows 仿真环境第33-35页
        3.2.4 Leon2 SOC 平台 Linux 编译环境第35页
        3.2.5 Leon2 SOC 平台 Linux 仿真环境第35-36页
    3.3 本章小结第36-37页
第四章 基于 LEON2 SOC 平台的 AVS 视频软件解码第37-47页
    4.1 AVS 视频解码 C++代码的移植与改进第37-43页
        4.1.1 AVS 视频解码 C++代码第37-38页
        4.1.2 C++代码的移植与改进第38-41页
        4.1.3 Windows 平台编译第41-42页
        4.1.4 Linux 平台编译第42-43页
    4.2 基于 Leon2 SOC 平台的 AVS 视频软件解码仿真及验证第43-46页
        4.2.1 Windows 平台仿真第43-45页
        4.2.2 Linux 平台仿真第45-46页
    4.3 本章小结第46-47页
第五章 LEON2 SOC 平台协处理器第47-54页
    5.1 Leon2 SOC 平台协处理器架构及接口设计第47-50页
        5.1.1 Leon2 协处理器架构第47-48页
        5.1.2 Leon2 协处理器执行单元接口第48-49页
        5.1.3 Leon2 协处理器外部接口第49-50页
    5.2 含协处理器的 Leon2 SOC 平台 Linux 编译及仿真第50-53页
        5.2.1 Leon2 SOC 平台协处理器指令第50页
        5.2.2 含协处理器的 Leon2 SOC 平台 Linux 编译第50-51页
        5.2.3 含协处理器的 Leon2 SOC 平台 Linux 仿真第51-53页
    5.3 本章小结第53-54页
第六章 基于 LEON2 SOC 平台多核架构的 AVS 视频解码器设计第54-79页
    6.1 AVS 视频解码的多核架构设计第54-57页
        6.1.1 架构框图第54-55页
        6.1.2 共享寄存器设计第55-56页
        6.1.3 C++代码调整第56-57页
    6.2 整数变换协处理器设计第57-59页
        6.2.1 功能描述第57-58页
        6.2.2 架构框图第58-59页
        6.2.3 内部功能单元设计第59页
        6.2.4 性能评估第59页
    6.3 帧内解码协处理器设计第59-63页
        6.3.1 功能描述第59-61页
        6.3.2 架构框图第61-62页
        6.3.3 内部功能单元设计第62-63页
        6.3.4 性能评估第63页
    6.4 帧间解码协处理器设计第63-74页
        6.4.1 功能描述第63-66页
        6.4.2 架构框图第66-67页
        6.4.3 内部功能单元设计第67-68页
        6.4.4 数据组织调整优化第68-73页
        6.4.5 性能评估第73-74页
    6.5 环路滤波协处理器设计第74-77页
        6.5.1 功能描述第74-76页
        6.5.2 架构框图第76-77页
        6.5.3 内部功能单元设计第77页
        6.5.4 性能评估第77页
    6.6 多核架构 AVS 视频解码器仿真结果第77-78页
    6.7 本章小结第78-79页
第七章 总结与展望第79-80页
    7.1 本文工作总结第79页
    7.2 展望第79-80页
参考文献第80-82页
致谢第82-83页
学术论文和科研成果目录第83页

论文共83页,点击 下载论文
上一篇:混凝土泵车整机涂装总线质量分析与控制
下一篇:基于多核架构的MPEG-4视频解码器的设计与实现