软件实现的DSP内存保护技术
摘要 | 第8-9页 |
ABSTRACT | 第9页 |
第一章 绪论 | 第10-12页 |
1.1 研究背景和意义 | 第10页 |
1.2 课题研究目标及主要工作 | 第10-11页 |
1.3 论文组织结构 | 第11-12页 |
第二章 相关研究 | 第12-28页 |
2.1 容错技术概述 | 第12-23页 |
2.1.1 瞬态错误的成因与危害 | 第12-16页 |
2.1.2 容错的基本原理 | 第16-20页 |
2.1.3 容错技术分类 | 第20-23页 |
2.2 EDAC技术概述 | 第23-27页 |
2.2.1 软件实现与硬件实现的比较 | 第23-26页 |
2.2.2 EDAC技术研究现状 | 第26-27页 |
2.3 本章小结 | 第27-28页 |
第三章 DSP平台上的高效编码校验算法实现 | 第28-40页 |
3.1 编码校验原理概述 | 第28-31页 |
3.2 基于最优奇权码的编码与校验算法 | 第31-39页 |
3.2.1 最优奇权码校验矩阵的构造 | 第31-33页 |
3.2.2 最优奇权码的编码与校验过程实现 | 第33-39页 |
3.3 最优奇权码与汉明码的比较分析 | 第39页 |
3.4 本章小结 | 第39-40页 |
第四章 基于嵌入式实时操作系统的内存编码校验 | 第40-50页 |
4.1 嵌入式实时操作系统简介 | 第40-45页 |
4.1.1 嵌入式操作系统的组成 | 第40-41页 |
4.1.2 嵌入式实时操作系统中的线程 | 第41-42页 |
4.1.3 嵌入式实时操作系统的任务调度机制 | 第42-45页 |
4.2 对代码区和堆栈区的编码校验 | 第45-48页 |
4.2.1 对操作系统内核的改写 | 第45-46页 |
4.2.2 编码校验任务的设计 | 第46-48页 |
4.3 实验结果与分析 | 第48-49页 |
4.4 本章小结 | 第49-50页 |
第五章 结束语 | 第50-51页 |
5.1 工作总结 | 第50页 |
5.2 研究展望 | 第50-51页 |
致谢 | 第51-52页 |
参考文献 | 第52-55页 |
作者在学期间取得的学术成果 | 第55页 |