基于T264的编码器在多核异构处理器上的设计与实现
| 摘要 | 第6-7页 |
| Abstract | 第7页 |
| 第1章 绪论 | 第10-14页 |
| 1.1 研究背景与意义 | 第10页 |
| 1.2 国内外研究现状 | 第10-12页 |
| 1.3 课题技术难点与研究路线 | 第12-13页 |
| 1.4 课题主要工作及章节安排 | 第13-14页 |
| 第2章 平台介绍 | 第14-26页 |
| 2.1 硬件平台 | 第14-20页 |
| 2.1.1 ARM子系统 | 第15页 |
| 2.1.2 DSP处理器 | 第15-17页 |
| 2.1.3 HDVPSS子系统 | 第17-19页 |
| 2.1.4 集成外设 | 第19-20页 |
| 2.2 软件平台 | 第20-25页 |
| 2.2.1 软件层架构 | 第20-21页 |
| 2.2.2 McFW编程框架与链路 | 第21-22页 |
| 2.2.3 LINK机制与结构 | 第22-24页 |
| 2.2.4 Frames结构与存储方式 | 第24-25页 |
| 2.3 本章小结 | 第25-26页 |
| 第3章 T264编码库研究 | 第26-29页 |
| 3.1 T264视频编码标准关键技术 | 第26-27页 |
| 3.2 T264编码器帧层编码流程解析 | 第27-28页 |
| 3.3 本章小结 | 第28-29页 |
| 第4章 方案的设计与规划 | 第29-37页 |
| 4.1 任务规划 | 第29-30页 |
| 4.2 多核间通信机制 | 第30-34页 |
| 4.3 方案设计 | 第34-36页 |
| 4.4 本章小结 | 第36-37页 |
| 第5章 编码设计实现 | 第37-56页 |
| 5.1 平台搭建 | 第37-39页 |
| 5.1.1 硬件环境搭建 | 第37页 |
| 5.1.2 软件环境搭建 | 第37-39页 |
| 5.2 算法调试与优化 | 第39-50页 |
| 5.2.1 T264编码算法调试与实现 | 第39-42页 |
| 5.2.2 算法封装与Link的编译实现 | 第42-50页 |
| 5.3 链路建立与调度实现 | 第50-54页 |
| 5.3.1 Chains的实现 | 第50-52页 |
| 5.3.2 链路调用函数实现 | 第52-54页 |
| 5.4 存储接口的实现与数据存储的实现 | 第54-55页 |
| 5.5 本章小结 | 第55-56页 |
| 第6章 工程测试 | 第56-60页 |
| 6.1 系统平台环境测试 | 第56-57页 |
| 6.2 工程运行测试 | 第57-59页 |
| 6.3 本章小结 | 第59-60页 |
| 总结与展望 | 第60-62页 |
| 致谢 | 第62-63页 |
| 参考文献 | 第63-66页 |
| 攻读硕士学位期间发表的论文与科研成果 | 第66页 |