中文摘要 | 第1-5页 |
Abstract | 第5-7页 |
目录 | 第7-10页 |
第1章 绪论 | 第10-17页 |
·论文研究的背景和意义 | 第10-12页 |
·国内外研究的现状 | 第12-14页 |
·软件无线电技术发展现状及趋势 | 第12-13页 |
·码同步技术研究和发展状况 | 第13-14页 |
·本文主要研究的内容 | 第14-15页 |
·本文内容的安排 | 第15-17页 |
第2章 DSSS 收发信机的基本理论 | 第17-31页 |
·m 序列扩频码 | 第17-19页 |
·BPSK 的基本原理 | 第19-21页 |
·BPSK 调制技术的原理 | 第19-20页 |
·BPSK 解调技术的原理 | 第20-21页 |
·载波同步 | 第21-24页 |
·码同步 | 第24-30页 |
·码捕获技术的原理 | 第24-26页 |
·码跟踪技术的原理 | 第26-30页 |
·本章小结 | 第30-31页 |
第3章 载波同步部分的 Matlab 仿真及 FPGA 实现 | 第31-44页 |
·发信机部分的仿真 | 第31-35页 |
·m 序列的仿真 | 第31-32页 |
·bpsk 调制的仿真 | 第32-35页 |
·收信机部分的载波同步的仿真 | 第35-40页 |
·NCO 模块的仿真 | 第35-36页 |
·低通滤波器的仿真 | 第36-37页 |
·载波同步的仿真 | 第37-40页 |
·载波同步的 FPGA 模块实现 | 第40-42页 |
·本章小结 | 第42-44页 |
第4章 码同步系统的设计 | 第44-58页 |
·码同步系统的总体设计 | 第44-45页 |
·码同步环路的主要模块设计 | 第45-56页 |
·码捕获模块的设计 | 第45-49页 |
·码跟踪模块的设计 | 第49-56页 |
·系统硬件平台的设计 | 第56-57页 |
·本章小结 | 第57-58页 |
第5章 码同步系统的 Matlab 仿真及 FPGA 模块实现 | 第58-67页 |
·收信机部分的码同步的仿真 | 第58-61页 |
·码捕获的仿真 | 第58页 |
·码跟踪的仿真 | 第58-60页 |
·整体码同步系统的仿真 | 第60-61页 |
·码同步的 FPGA 实现 | 第61-65页 |
·码捕获的 FPGA 模块实现 | 第62-63页 |
·码跟踪的 FPGA 模块的实现 | 第63-65页 |
·本章小结 | 第65-67页 |
第6章 DSSS 收发信机的 FPGA 实现 | 第67-73页 |
·收发信机系统平台的 PCB 制作 | 第67-69页 |
·收发信机系统的 FPGA 实现 | 第69-71页 |
·发信机 FPGA 部分实现 | 第69-70页 |
·收信机 FPGA 部分实现 | 第70-71页 |
·DSSS 收发信机的整体实现及演示 | 第71-72页 |
·本章小结 | 第72-73页 |
结论 | 第73-75页 |
参考文献 | 第75-81页 |
致谢 | 第81-82页 |
攻读硕士期间发表的学术论文 | 第82-83页 |
攻读硕士期间参加的科研项目 | 第83-84页 |
攻读硕士期间获得的科研成果 | 第84页 |