| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第一章 绪论 | 第10-19页 |
| ·DMA 控制器的发展概况及现状 | 第10-12页 |
| ·DMA 控制器背景 | 第10-11页 |
| ·SoC 系统中的 DMA 控制器 | 第11-12页 |
| ·常用 DMA 控制器简介及其功能分析 | 第12-15页 |
| ·DSP 配套 DMA 控制器简介 | 第12-13页 |
| ·CPU 配套 DMA 控制器简介 | 第13-15页 |
| ·DMA 控制器专利调查 | 第15-17页 |
| ·本课题选题意义 | 第17-19页 |
| 第二章 DMA 控制器规格定义及技术分析 | 第19-35页 |
| ·课题设计目标定义 | 第19页 |
| ·高性能 DMA 控制器支持功能总述 | 第19-21页 |
| ·传输信道及引擎 | 第21-22页 |
| ·传输总线界面及特点 | 第22-24页 |
| ·AHB 总线界面及性能特点 | 第22页 |
| ·AXI 总线界面及性能特点 | 第22-24页 |
| ·多样性数据传输格式 | 第24-28页 |
| ·数据位宽模式 | 第24-25页 |
| ·三维寻址传输模式 | 第25-27页 |
| ·地址递增、递减和保持 | 第27-28页 |
| ·链表及链表模式 | 第28-31页 |
| ·传输链表模式 | 第29-31页 |
| ·传输顺序硬软件控制 | 第31-33页 |
| ·信道优先级及引擎锁定 | 第31-32页 |
| ·传输同步之硬软件控制 | 第32-33页 |
| ·传输终止功能 | 第33页 |
| ·传输中断模式 | 第33-34页 |
| ·本章小结 | 第34-35页 |
| 第三章 高性能 DMA 控制器硬件实现 | 第35-66页 |
| ·片上信号 | 第35-37页 |
| ·DMA 控制器架构简介 | 第37-38页 |
| ·AHB 界面从控制器模组 | 第38-39页 |
| ·AXI 界面主控制器模组 | 第39-44页 |
| ·AXI 主控制器 Request 界面协议 | 第40-42页 |
| ·DMA AXI 总线多流水传输控制 | 第42-43页 |
| ·AXI 总线传输乱序完成控制 | 第43-44页 |
| ·DMA 传输通道控制模块 | 第44-45页 |
| ·DMA 引擎模块 | 第45-64页 |
| ·Evb_dma_bag1 模块 | 第46-51页 |
| ·Evb_dma_bsg1 模块 | 第51-54页 |
| ·Evb_dma_bag2 模块 | 第54-59页 |
| ·evb_dma_bsg2 模块 | 第59-61页 |
| ·Evb_dma_dfc 模块 | 第61-64页 |
| ·DMA 优先级仲裁模组 | 第64-65页 |
| ·本章小结 | 第65-66页 |
| 第四章 高性能 DMA 控制器功能测试、DC 综合结果 | 第66-74页 |
| ·测试环境介绍 | 第66-69页 |
| ·基于 VIP 的测试环境 | 第66-67页 |
| ·基于 VIP 的测试流程 | 第67页 |
| ·基于 CPU 的整合测试环境 | 第67-68页 |
| ·基于 CPU 的整合测试流程 | 第68-69页 |
| ·功能测试及覆盖率 | 第69-71页 |
| ·功能测试激励 | 第69-70页 |
| ·测试环境指令 | 第70页 |
| ·功能覆盖报告 | 第70-71页 |
| ·性能测试对比 | 第71-72页 |
| ·DC 综合结果 | 第72-73页 |
| ·DC 综合环境 | 第72-73页 |
| ·DC 综合报告及分析 | 第73页 |
| ·本章小结 | 第73-74页 |
| 第五章 高性能 DMA 控制器软件模型及编程指南 | 第74-81页 |
| ·软件模型设计 | 第74-76页 |
| ·DMA 控制器软件编程指南 | 第76-80页 |
| ·二维传输软件编程范例 | 第76-78页 |
| ·多维传输编程范例 | 第78-79页 |
| ·传输终止编程范例 | 第79-80页 |
| ·本章小结 | 第80-81页 |
| 第六章 总结和展望 | 第81-83页 |
| 致谢 | 第83-84页 |
| 参考文献 | 第84-86页 |