连续波信号相位噪声测试技术的研究
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究的目的和意义 | 第7页 |
| ·国内外研究现状 | 第7-9页 |
| ·本文工作介绍 | 第9-11页 |
| 第二章 相位噪声的基本概念及其表征 | 第11-23页 |
| ·频率稳定度和相位噪声 | 第11-12页 |
| ·相位噪声的表征方式 | 第12-18页 |
| ·频域表征 | 第12-16页 |
| ·时域表征 | 第16-17页 |
| ·时频域变换 | 第17-18页 |
| ·测量相位噪声的重要依据 | 第18-22页 |
| ·本章总结 | 第22-23页 |
| 第三章 相位噪声的主要测量方法及其比对 | 第23-45页 |
| ·常见相位噪声测量方法 | 第23-44页 |
| ·直接频谱仪法 | 第23-25页 |
| ·差拍法 | 第25-26页 |
| ·鉴频法 | 第26-33页 |
| ·鉴相法 | 第33-38页 |
| ·交叉相关法 | 第38-42页 |
| ·直接数字化法 | 第42-44页 |
| ·本章总结 | 第44-45页 |
| 第四章 基于DSP的相位噪声测量系统 | 第45-67页 |
| ·总体方案设计 | 第45-49页 |
| ·系统实现原理 | 第45-47页 |
| ·关键器件的选择 | 第47-49页 |
| ·信号采集前端电路设计 | 第49-63页 |
| ·通用双平衡混频器鉴相原理分析 | 第49-51页 |
| ·分支线定向耦合器平衡混频器鉴相电路分析 | 第51-54页 |
| ·平衡混频器鉴相电路设计 | 第54-63页 |
| ·测试结果分析 | 第63-66页 |
| ·本章总结 | 第66-67页 |
| 第五章 参考源/PLL相位噪声测量系统性能分析 | 第67-91页 |
| ·参考源/锁相环测量法的关键技术 | 第67-77页 |
| ·相噪测量系统的锁相技术 | 第67-71页 |
| ·相噪测量参考源VCO的选择 | 第71-73页 |
| ·锁相式相位噪声测量系统中注入锁定现象 | 第73-77页 |
| ·参考源/锁相式相位噪声测量系统仿真分析 | 第77-90页 |
| ·锁相环路相位噪声分析 | 第77-80页 |
| ·锁相式相噪测量系统环路性能仿真 | 第80-90页 |
| ·本章总结 | 第90-91页 |
| 第六章 结束语 | 第91-93页 |
| 致谢 | 第93-94页 |
| 参考文献 | 第94-96页 |
| 附录A | 第96-98页 |
| 附录B | 第98-99页 |