AES加密IP软核的研制
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-16页 |
·研究背景 | 第8页 |
·ASIC设计技术 | 第8-12页 |
·SOC与IP知识产权 | 第12-15页 |
·论文主要工作及章节安排 | 第15-16页 |
第二章 AES数据加密标准 | 第16-28页 |
·引言 | 第16-17页 |
·AES算法的数学基础 | 第17-19页 |
·GF(2~8)的加法 | 第18页 |
·GF(2~8)的乘法 | 第18-19页 |
·AES算法加解密过程 | 第19-27页 |
·AES加密过程 | 第19-23页 |
·AES密钥扩展过程 | 第23-24页 |
·AES解密过程 | 第24-27页 |
·AES算法的工作模式 | 第27页 |
·本章小结 | 第27-28页 |
第三章 AES加密IP软核的实现 | 第28-48页 |
·实现思想 | 第28页 |
·AES加密IP软核的行为级实现 | 第28-30页 |
·AES加密IP软核的有限状态机描述 | 第30-36页 |
·有限状态机简介 | 第30-31页 |
·可综合的有限状态机的编码风格 | 第31页 |
·AES 加密IP软核的有限状态机描述 | 第31-36页 |
·AES加密IP核的RTL级实现 | 第36-47页 |
·IP软核的外部端口 | 第36-37页 |
·IP软核的信号时序 | 第37-38页 |
·IP软核的内部架构 | 第38-40页 |
·IP软核的模块实现 | 第40-47页 |
·本章小结 | 第47-48页 |
第四章 AES加密IP的仿真和综合 | 第48-56页 |
·AES加密IP核的行为级仿真 | 第48-49页 |
·AES 加密IP软核的仿真 | 第49-51页 |
·AES 加密IP软核的综合 | 第51-53页 |
·试验结果及分析 | 第53-56页 |
第五章 总结与展望 | 第56-58页 |
致谢 | 第58-60页 |
参考文献 | 第60-64页 |
研究成果 | 第64页 |