高分率CFA图像实时重构及其VGA显示控制器设计
| 第一章 绪论 | 第1-20页 |
| ·CMOS图像传感器 | 第9-10页 |
| ·CFA图像插值算法 | 第10-11页 |
| ·VGA显示器的工作原理 | 第11-13页 |
| ·CRT显示器的工作原理 | 第11-12页 |
| ·XGA显示标准 | 第12-13页 |
| ·FPGA设计流程与开发环境 | 第13-17页 |
| ·FPGA简介 | 第13-15页 |
| ·FPGA设计流程 | 第15-17页 |
| ·开发环境与仿真工具 | 第17页 |
| ·VHDL硬件描述语言 | 第17-19页 |
| ·论文完成工作 | 第19-20页 |
| 第二章 FPGA开发平台的硬件实现 | 第20-31页 |
| ·FPGA开发平台的硬件设计方案 | 第20-22页 |
| ·FPGA模块 | 第22-24页 |
| ·JTAG配置 | 第22-24页 |
| ·Flash ISP PROM配置 | 第24页 |
| ·单片机模块 | 第24-25页 |
| ·时钟模块 | 第25-27页 |
| ·输入通道模块 | 第27-28页 |
| ·帧缓存模块 | 第28页 |
| ·输出通道模块 | 第28-29页 |
| ·电源模块 | 第29-31页 |
| 第三章 用 VHDL语言实现实时双线性插值算法 | 第31-41页 |
| ·实时双线性插值算法的逻辑设计 | 第31-39页 |
| ·缓存控制模块 | 第32-33页 |
| ·缓存模块 | 第33-35页 |
| ·插值模块 | 第35-39页 |
| ·实时双线性插值算法的系统综合和仿真验证 | 第39-41页 |
| 第四章 高分辨率双缓存VGA显示控制器的实现 | 第41-57页 |
| ·高分辨率双缓存 VGA显示控制器的逻辑设计 | 第41-55页 |
| ·DLL模块 | 第41-45页 |
| ·输入 FIFO模块 | 第45-46页 |
| ·主控制模块 | 第46-50页 |
| ·双 SDRAM控制器模块 | 第50页 |
| ·输出 FIFO模块 | 第50-52页 |
| ·XGA时序生成模块 | 第52-55页 |
| ·VGA显示控制器的系统综合和仿真验证 | 第55-57页 |
| 第五章 系统的整体实现 | 第57-61页 |
| 第六章 总结与展望 | 第61-62页 |
| 参考文献 | 第62-65页 |
| 致谢 | 第65-66页 |
| 攻读硕士学位期间发表的学术论文 | 第66页 |