摘要 | 第1-4页 |
Abstract | 第4-7页 |
1.概论 | 第7-15页 |
·课题研究背景和研究现状 | 第7-8页 |
·论文的主要工作和贡献 | 第8-9页 |
·论文的组织结构 | 第9页 |
·UWB接收器中锁相环指标制定 | 第9-15页 |
·相位噪声和频率杂散的影响 | 第10-13页 |
·相位噪声和杂散在UWB锁相环中的指标制定 | 第13-15页 |
2.锁相环环路分析与设计 | 第15-44页 |
·锁相环概述及设计要求 | 第15-16页 |
·锁相环组成模块电路概述 | 第16-21页 |
·压控振荡器 | 第16-18页 |
·分频器 | 第18页 |
·鉴相器和电荷泵 | 第18-19页 |
·滤波器 | 第19-21页 |
·环路稳定性分析 | 第21-34页 |
·开环最大相位裕度法 | 第22-25页 |
·基于最大相位裕度法的三阶闭环分析 | 第25-31页 |
·闭环根轨迹分析法 | 第31-34页 |
·最小化带内积分噪声设计 | 第34-42页 |
·小结 | 第42-44页 |
3.环形振荡器设计 | 第44-87页 |
·环形振荡器概述 | 第44-45页 |
·环形振荡器噪声分析 | 第45-59页 |
·噪声源分析 | 第46-47页 |
·噪声对电路的作用机理 | 第47-59页 |
1) 噪声响应分析 | 第48-55页 |
2) 噪声分析对电路设计的指导作用 | 第55-59页 |
·多输入延迟单元的环振设计 | 第59-75页 |
·环振稳定性定量设计 | 第59-63页 |
·粗细频率双调谐功能设计 | 第63-67页 |
·多输入延迟单元提高FOM值电路设计 | 第67-74页 |
·版图设计与测试结果 | 第74-75页 |
·应用倍频器环振设计 | 第75-86页 |
·倍频式振荡器在高频CMOS环振应用中必要性分析 | 第75-76页 |
·倍频式振荡器电路结构设计 | 第76-78页 |
·基准电压电流源电路、线性电源调整器和DA控制电路设计 | 第78-79页 |
·电路级联设计 | 第79-80页 |
·电路测试方案与测试结果 | 第80-86页 |
·小结 | 第86-87页 |
4.锁相环电路模块设计 | 第87-103页 |
·相位比较电路 | 第87-94页 |
·"死区" | 第87-88页 |
·参考时钟杂散 | 第88-90页 |
·电荷泵噪声 | 第90-91页 |
·高匹配电荷泵设计 | 第91-94页 |
·高频分频器 | 第94-103页 |
·分频器电路结构选取 | 第94-95页 |
·SCL电路介绍 | 第95-97页 |
·SCL电路工作原理和电路特性分析 | 第97-99页 |
1) 用电路混频原理分析SCL分频器工作原理和特性 | 第97页 |
2) 用环振解释SCL分频器工作原理和特性 | 第97-99页 |
3) 用系统的特征模式解释SCL分频器工作原理和特性 | 第99页 |
·输出幅度恒定,宽频率范围分频器设计 | 第99-103页 |
5.总结和展望 | 第103-105页 |
·论文总结 | 第103-104页 |
·论文展望 | 第104-105页 |
参考文献 | 第105-108页 |
致谢 | 第108-109页 |