基于FPGA+ARM的计算机屏幕信息记录仪设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第1章 引言 | 第7-11页 |
| ·计算机屏幕信息记录的背景需求 | 第7-8页 |
| ·常用图像压缩方案综述 | 第8-10页 |
| ·常见图像压缩算法综述 | 第8-9页 |
| ·常见图像压缩硬件平台综述 | 第9-10页 |
| ·本论文工作的主要内容 | 第10-11页 |
| 第2章 适合于硬件实现的图像压缩算法 | 第11-28页 |
| ·离散小波变换硬件实现研究 | 第11-19页 |
| ·数字图像二维小波变换 | 第11-13页 |
| ·二维小波变换的空间组合推举体制算法 | 第13-19页 |
| ·离散小波变换算子的矩阵表示 | 第13-16页 |
| ·空间组合推举体制 | 第16-19页 |
| ·适用于硬件实现的零树熵编码算法研究 | 第19-26页 |
| ·小波系数的树结构与零树概念 | 第19-21页 |
| ·常见的零树类熵编码算法 | 第21-25页 |
| ·适于硬件实现的多层无表零树编码算法 | 第25-26页 |
| ·实验结果 | 第26-27页 |
| ·本章小结 | 第27-28页 |
| 第3章 计算机屏幕信息记录仪硬件设计 | 第28-56页 |
| ·图像压缩算法验证系统设计 | 第28-47页 |
| ·系统硬件架构 | 第28-29页 |
| ·电路设计 | 第29-47页 |
| ·图像采集前端设计 | 第29-30页 |
| ·编码引擎硬件设计 | 第30-39页 |
| ·码流管理单元硬件设计 | 第39-42页 |
| ·电源设计 | 第42-47页 |
| ·计算机屏幕信息记录仪设计 | 第47-55页 |
| ·系统硬件架构 | 第47页 |
| ·电路设计 | 第47-55页 |
| ·DVI 采集模块设计 | 第47-49页 |
| ·图像预处理模块硬件设计 | 第49-53页 |
| ·字符液晶显示设计 | 第53-54页 |
| ·PCB 阻抗控制设计 | 第54-55页 |
| ·本章小结 | 第55-56页 |
| 第4章 计算机屏幕信息记录仪逻辑设计 | 第56-68页 |
| ·系统FPGA 程序架构 | 第56-57页 |
| ·数据采集模块设计 | 第57-62页 |
| ·接口芯片配置 | 第57-58页 |
| ·色彩空间转换模块 | 第58-61页 |
| ·图像数据提取与缓存 | 第61-62页 |
| ·码流发送模块设计 | 第62-64页 |
| ·FPGA 程序设计中的典型问题讨论 | 第64-67页 |
| ·乒乓操作 | 第64-65页 |
| ·流水线设计 | 第65-67页 |
| ·本章小结 | 第67-68页 |
| 第5章 计算机屏幕信息记录仪实现结果 | 第68-74页 |
| ·系统硬件实现结果 | 第68-70页 |
| ·FPGA 实现结果 | 第70页 |
| ·图像压缩硬件实现的结果 | 第70-73页 |
| ·本章小结 | 第73-74页 |
| 第6章 总结与展望 | 第74-77页 |
| ·总结 | 第74-75页 |
| ·展望 | 第75-77页 |
| 参考文献 | 第77-79页 |
| 致谢 | 第79-80页 |
| 个人简历、在学期间发表的学术论文与研究成果 | 第80页 |