摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-15页 |
1.1 课题背景和意义 | 第9页 |
1.2 国内外研究现状 | 第9-12页 |
1.3 主要研究内容与设计指标 | 第12-13页 |
1.3.1 主要研究内容 | 第12-13页 |
1.3.2 设计要求和指标 | 第13页 |
1.4 论文章节安排 | 第13-15页 |
第二章 TIADC工作原理及相关算法分析 | 第15-31页 |
2.1 TIADC的基本原理 | 第15-18页 |
2.1.1 TIADC的采样模型 | 第15-17页 |
2.1.2 主要动静态性能参数 | 第17-18页 |
2.2 TIADC通道间失配误差分析 | 第18-23页 |
2.2.1 采样时刻失配误差分析 | 第18-19页 |
2.2.2 其他参数失配的影响 | 第19-21页 |
2.2.3 失配误差的综合分析 | 第21-23页 |
2.3 基于自适应的采样时刻失配校准算法分析 | 第23-27页 |
2.3.1 自适应FIR滤波算法 | 第23-24页 |
2.3.2 基于通道互相关的自适应估计算法 | 第24-26页 |
2.3.3 基于通道差值检测的自适应估计方法 | 第26-27页 |
2.4 变步长自适应算法分析 | 第27-30页 |
2.4.1 固定步长自适应算法 | 第27-28页 |
2.4.2 变步长自适应算法比较 | 第28-30页 |
2.5 本章小结 | 第30-31页 |
第三章 基于变步长的TIADC采样时刻失配自适应校正 | 第31-49页 |
3.1 算法性能的影响因素分析 | 第31-34页 |
3.2 改进算法的设计 | 第34-41页 |
3.2.1 算法收敛速度的改进 | 第34-37页 |
3.2.2 误收敛情况分析 | 第37-39页 |
3.2.3 微分FIR滤波器设计 | 第39-41页 |
3.3 算法失配容限分析与仿真 | 第41-45页 |
3.4 改进算法的仿真 | 第45-47页 |
3.5 其他失配的校正方法 | 第47-48页 |
3.6 本章小结 | 第48-49页 |
第四章 TIADC数据采集测试平台的搭建与结果分析 | 第49-65页 |
4.1 TIADC硬件平台搭建 | 第49-54页 |
4.1.1 TIADC电源模块设计 | 第50-51页 |
4.1.2 TIADC模拟输入前端电路设计 | 第51-52页 |
4.1.3 TIADC四相时钟设计 | 第52-53页 |
4.1.4 TIADC输出接口设计 | 第53-54页 |
4.2 TIADC测试平台搭建 | 第54-55页 |
4.3 校准电路设计 | 第55-58页 |
4.3.1 失调失配和增益失配校准电路设计 | 第56页 |
4.3.2 采样时刻失配估计电路设计 | 第56-57页 |
4.3.3 采样时刻失配补偿电路设计 | 第57-58页 |
4.4 实验结果验证与分析 | 第58-62页 |
4.4.1 单通道ADC电路测试结果 | 第58-59页 |
4.4.2 四通道TIADC电路测试结果 | 第59-61页 |
4.4.3 实验结果分析 | 第61-62页 |
4.5 本章小结 | 第62-65页 |
第五章 总结与展望 | 第65-67页 |
5.1 总结 | 第65-66页 |
5.2 展望 | 第66-67页 |
参考文献 | 第67-71页 |
致谢 | 第71-73页 |
攻读硕士学位期间发表的论文 | 第73页 |