CSAMT发射信号采集及数据相关处理系统设计
| 摘要 | 第4-6页 |
| abstract | 第6-8页 |
| 第1章 绪论 | 第13-19页 |
| 1.1 课题研究背景及意义 | 第13-14页 |
| 1.2 国内外研究现状 | 第14-16页 |
| 1.2.1 国外研究现状 | 第14-15页 |
| 1.2.2 国内研究现状 | 第15-16页 |
| 1.3 论文主要研究内容 | 第16-19页 |
| 第2章 CSAMT探测原理及系统总体设计 | 第19-26页 |
| 2.1 CSAMT探测原理 | 第19-23页 |
| 2.1.1 CSAMT测量方式及解释参数 | 第19-21页 |
| 2.1.2 CSAMT信号分析 | 第21-23页 |
| 2.2 发射信号采集及数据相关处理系统设计 | 第23-25页 |
| 2.3 本章小结 | 第25-26页 |
| 第3章 低噪声模拟信号调理电路设计 | 第26-43页 |
| 3.1 设计原则 | 第26-27页 |
| 3.2 无源滤波电路设计 | 第27-29页 |
| 3.3 低噪声前置放大电路设计 | 第29-32页 |
| 3.4 工频陷波电路设计 | 第32-34页 |
| 3.5 有源滤波与程控放大电路设计 | 第34-36页 |
| 3.6 差分驱动电路 | 第36-38页 |
| 3.7 高分辨率ADC设计 | 第38-41页 |
| 3.7.1 Σ-Δ调制型ADC技术 | 第38-39页 |
| 3.7.2 基于AK5394的数据采集模块设计 | 第39-41页 |
| 3.8 数模信号隔离设计 | 第41-42页 |
| 3.9 本章小结 | 第42-43页 |
| 第4章 基于FPGA的数字逻辑控制技术研究 | 第43-62页 |
| 4.1 FPGA数字逻辑处理单元 | 第43-52页 |
| 4.1.1 芯片选择 | 第43-44页 |
| 4.1.2 FPGA控制逻辑设计 | 第44-47页 |
| 4.1.3 FPGA功能模块设计 | 第47-51页 |
| 4.1.4 压变供电设计 | 第51-52页 |
| 4.2 USB控制器设计 | 第52-55页 |
| 4.3 同步测量技术设计 | 第55-58页 |
| 4.3.1 GPS+OXCO同步 | 第55-57页 |
| 4.3.2 GPS同步扫频程序设计 | 第57-58页 |
| 4.4 驱动及软件开发 | 第58-61页 |
| 4.4.1 驱动程序开发 | 第58-60页 |
| 4.4.2 PC机应用软件设计 | 第60-61页 |
| 4.5 本章小结 | 第61-62页 |
| 第5章 基于相关检测的数据处理设计 | 第62-72页 |
| 5.1 锁定放大检测技术 | 第63-64页 |
| 5.1.1 频谱迁移 | 第63-64页 |
| 5.1.2 噪声压制原理 | 第64页 |
| 5.2 数据格式转换 | 第64-65页 |
| 5.3 NIOSII数据处理系统平台搭建 | 第65-71页 |
| 5.3.1 SOPCBuilder模块化搭建 | 第66页 |
| 5.3.2 NiosII嵌入式软核及外设构建 | 第66-69页 |
| 5.3.3 NiosII软核程序编写 | 第69-71页 |
| 5.4 PC机资料整理 | 第71页 |
| 5.5 本章小结 | 第71-72页 |
| 第6章 系统测试与分析 | 第72-82页 |
| 6.1 系统性能测试 | 第72-74页 |
| 6.1.1 陷波器性能测试 | 第72-73页 |
| 6.1.2 本底噪声测试 | 第73页 |
| 6.1.3 GPS同步功能测试 | 第73-74页 |
| 6.2 典型信号测试 | 第74-76页 |
| 6.2.1 正弦波信号测试 | 第75页 |
| 6.2.2 方波信号测试 | 第75-76页 |
| 6.3 CSAMT发射电流实测 | 第76-78页 |
| 6.4 相关检测方法去噪测试 | 第78-79页 |
| 6.5 野外实测数据测试 | 第79-80页 |
| 6.6 系统性能指标实现 | 第80-81页 |
| 6.7 本章小结 | 第81-82页 |
| 第7章 全文总结与建议 | 第82-85页 |
| 7.1 主要研究工作 | 第82-84页 |
| 7.2 下一步研究建议 | 第84-85页 |
| 参考文献 | 第85-89页 |
| 作者简介及科研成果 | 第89-90页 |
| 致谢 | 第90页 |