反熔丝现场可编程门阵列架构设计技术研究
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 选题背景 | 第10-11页 |
1.2 FPGA芯片资源介绍 | 第11-12页 |
1.3 FPGA架构的国内外研究现状 | 第12-14页 |
1.4 选题意义 | 第14-15页 |
1.5 本论文的主要内容及结构安排 | 第15-16页 |
第二章 反熔丝配置存储器 | 第16-25页 |
2.1 反熔丝存储器整体结构 | 第16-17页 |
2.2 反熔丝结构原理 | 第17-19页 |
2.3 反熔丝配置存储器的工作过程 | 第19-24页 |
2.3.1 反熔丝配置存储器读取电路 | 第19-20页 |
2.3.2 反熔丝配置存储器编程电路 | 第20页 |
2.3.3 反熔丝配置存储器初始化过程 | 第20-22页 |
2.3.4 反熔丝配置存储器编程时序 | 第22-23页 |
2.3.5 反熔丝配置存储器读取时序 | 第23-24页 |
2.4 本章小结 | 第24-25页 |
第三章 现场可编程门阵列配置介绍 | 第25-36页 |
3.1 FPGA配置特性 | 第25-26页 |
3.2 FPGA的工作原理分析 | 第26-28页 |
3.3 配置模式分类 | 第28-33页 |
3.3.1 主动串行配置分析 | 第28-29页 |
3.3.2 主动并行配置分析 | 第29-30页 |
3.3.3 被动串行配置分析 | 第30-31页 |
3.3.4 被动并行配置分析 | 第31-32页 |
3.3.5 JTAG配置分析 | 第32-33页 |
3.4 配置文件说明 | 第33-35页 |
3.4.1 配置文件类型 | 第33-34页 |
3.4.2 配置文件大小 | 第34-35页 |
3.5 本章小结 | 第35-36页 |
第四章 PROM配置FPGA的硬件平台设计 | 第36-45页 |
4.1 配置器件的配置时序抓取与分析 | 第36-40页 |
4.2 PROM芯片的接口电路设计 | 第40-41页 |
4.3 FPGA系统板硬件设计 | 第41-44页 |
4.4 本章小结 | 第44-45页 |
第五章 PROM配置FPGA的软件设计 | 第45-65页 |
5.1 配置文件的生成 | 第45页 |
5.2 配置文件烧录 | 第45-46页 |
5.3 PROM烧录文件读测试 | 第46-51页 |
5.3.1 串口通信发送模块 | 第47-48页 |
5.3.2 PROM存储器的初始化和读取模块 | 第48-49页 |
5.3.3 烧录数据的验证 | 第49-51页 |
5.4 配置电路系统设计与仿真 | 第51-59页 |
5.4.1 配置电路系统的组成 | 第51-53页 |
5.4.2 配置电路系统的具体设计 | 第53-56页 |
5.4.3 配置电路系统仿真验证 | 第56-59页 |
5.5 配置电路系统调试与实现 | 第59-63页 |
5.5.1 配置电路系统的在线调试 | 第59-61页 |
5.5.2 配置电路系统的功能验证 | 第61-62页 |
5.5.3 配置电路可靠性设计 | 第62-63页 |
5.6 本章小结 | 第63-65页 |
第六章 总结与展望 | 第65-66页 |
6.1 本文工作总结 | 第65页 |
6.2 展望 | 第65-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-69页 |
攻读硕士学位期间取得的成果 | 第69页 |