摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-17页 |
·片上网络的提出 | 第7-9页 |
·超大规模集成电路是片上网络的硬件技术基础 | 第7-8页 |
·SoC的发展及结构化设计推动了片上网络的产生 | 第8页 |
·片上网络的广泛应用需求呼唤片上网络的到来 | 第8-9页 |
·NoC的现有研究成果 | 第9-12页 |
·路由器为核心的互连方式是片上网络最主要的技术贡献 | 第9-10页 |
·典型的片上网络体系结构 | 第10-11页 |
·常见的片上网络互连拓扑结构 | 第11-12页 |
·互连结构的延迟和能耗 | 第12页 |
·NoC设计过程中存在的问题及今后发展方向 | 第12-15页 |
·可升级和分布式的结构 | 第13页 |
·能耗的优化问题 | 第13-14页 |
·片上通讯的可靠性 | 第14-15页 |
·论文研究内容及结构安排 | 第15-17页 |
第二章 NOC路由器相关研究 | 第17-33页 |
·常用的三类逻辑电路 | 第17-21页 |
·网络接口 | 第17-18页 |
·光电器件 | 第18-20页 |
·交换网络 | 第20-21页 |
·路由器的时延模型 | 第21-22页 |
·Chiens时延模型 | 第21-22页 |
·Duato路由器模型 | 第22页 |
·Li-Shiuan Peh时延模型 | 第22页 |
·路由器的原子操作 | 第22-25页 |
·状态变量 | 第22-23页 |
·路由器的流水线 | 第23-24页 |
·实例分析 | 第24-25页 |
·路由器结构分类 | 第25-28页 |
·规范的虫孔路由器 | 第25-26页 |
·虚信道路由器结构 | 第26-27页 |
·路径分组路由器 | 第27-28页 |
·其它一些设计思想 | 第28页 |
·路由器组成 | 第28-31页 |
·交叉开关阵列 | 第28-29页 |
·控制仲裁单元 | 第29-30页 |
·输入输出缓存 | 第30页 |
·实例分析 | 第30-31页 |
·本章小结 | 第31-33页 |
第三章 仿真模型及性能参数 | 第33-37页 |
·仿真模型 | 第33-35页 |
·流量模型 | 第33-34页 |
·交换机制 | 第34页 |
·路由算法 | 第34-35页 |
·性能参数 | 第35-36页 |
·吞吐 | 第35页 |
·时延 | 第35-36页 |
·面积 | 第36页 |
·本章小结 | 第36-37页 |
第四章 连接主从IP核的片上网络路由器结构 | 第37-47页 |
·引言 | 第37-39页 |
·设想及思路 | 第39-42页 |
·功耗模型及其分析 | 第42-43页 |
·网络性能仿真及其结果分析 | 第43-45页 |
·本章小结 | 第45-47页 |
第五章 一种适用于非对称主从IP核的低功耗路由器结构 | 第47-57页 |
·引言 | 第47-48页 |
·IP核的不对等性及其重用性 | 第48页 |
·路由器组成及其功耗 | 第48-51页 |
·使用不同结构的路由器所组成的片上网络系统的功耗分析 | 第51-53页 |
·两种结构片上网络系统的性能分析 | 第53-54页 |
·本章小结 | 第54-57页 |
第六章 结束语 | 第57-59页 |
·工作总结 | 第57页 |
·展望 | 第57-59页 |
致谢 | 第59-61页 |
参考文献 | 第61-67页 |
研究成果 | 第67页 |