摘要 | 第6-7页 |
Abstract | 第7页 |
第1章 绪论 | 第10-16页 |
1.1 课题的研究背景及意义 | 第10-11页 |
1.2 LDPC码发展历程及研究现状 | 第11-14页 |
1.2.1 信道编码的发展 | 第11-12页 |
1.2.2 LDPC码的研究现状 | 第12-14页 |
1.3 论文的章节安排 | 第14-16页 |
第2章 非二进制LDPC码的基础理论 | 第16-21页 |
2.1 伽罗华域定义 | 第16页 |
2.2 非二进制LDPC码的定义 | 第16-18页 |
2.3 非二进制LDPC码描述方式 | 第18-20页 |
2.3.1 LDPC码的矩阵表示 | 第18-19页 |
2.3.2 Tanner图表示 | 第19-20页 |
2.4 本章小结 | 第20-21页 |
第3章 非二进制LDPC码的编译码算法 | 第21-37页 |
3.1 非二进制LDPC码的编码方法 | 第21-26页 |
3.1.1 基于高斯消去的全下三角形式编码方法 | 第22-24页 |
3.1.2 基于系统形式的编码方法 | 第24页 |
3.1.3 基于LU分解的编码方法 | 第24-25页 |
3.1.4 基于RU快速编码方法 | 第25-26页 |
3.2 非二进制LDPC码的译码算法 | 第26-36页 |
3.2.1 传统的BP译码算法 | 第27-30页 |
3.2.2 对数域上的BP译码算法 | 第30-32页 |
3.2.3 最小和MS译码算法 | 第32页 |
3.2.4 扩展最小和EMS译码算法 | 第32-36页 |
3.3 本章小结 | 第36-37页 |
第4章 非二进制LDPC码译码性能影响分析和仿真研究 | 第37-55页 |
4.1 排序个数N_m对译码性能的影响分析 | 第37-40页 |
4.1.1 对译码影响程度的仿真分析 | 第37-39页 |
4.1.2 排序个数在目标性能要求下的设定 | 第39-40页 |
4.2 修正因子对译码性能的影响分析 | 第40-50页 |
4.2.1 理论分析 | 第41-42页 |
4.2.2 对译码性能影响程度的仿真研究 | 第42-44页 |
4.2.3 对不同信噪比下译码性能影响的仿真研究 | 第44-45页 |
4.2.4 对不同排序个数译码性能影响的仿真研究 | 第45-48页 |
4.2.5 对不同校验矩阵译码性能影响的仿真研究 | 第48-49页 |
4.2.6 修正因子在目标性能要求下的设定 | 第49-50页 |
4.3 其他影响因素的仿真结果 | 第50-53页 |
4.3.1 迭代次数对译码性能的影响 | 第50-51页 |
4.3.2 码率对译码性能的影响 | 第51-52页 |
4.3.3 不同进制对译码性能的影响 | 第52-53页 |
4.4 本章小结 | 第53-55页 |
结论 | 第55-56页 |
致谢 | 第56-57页 |
参考文献 | 第57-60页 |