| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-10页 |
| 1 绪论 | 第10-19页 |
| ·本课题的选题背景和意义 | 第10页 |
| ·ADC的分类及特点 | 第10-15页 |
| ·积分型ADC | 第11-12页 |
| ·并行比较ADC | 第12-13页 |
| ·流水线型ADC | 第13-14页 |
| ·逐次逼近型ADC | 第14-15页 |
| ·Delta-Sigma型ADC | 第15页 |
| ·Delta-Sigma ADC的历史和研究现状 | 第15-18页 |
| ·提高Delta-Sigma ADC的速度 | 第15-16页 |
| ·降低Delta-Sigma ADC的功耗 | 第16-17页 |
| ·高阶Delta-Sigma调制器的稳定性 | 第17页 |
| ·多位结构 | 第17页 |
| ·带通Delta-Sigma ADC | 第17-18页 |
| ·论文的主要工作和章节安排 | 第18-19页 |
| 2 Delta-Sigma调制器的基本原理 | 第19-28页 |
| ·ADC的基本原理 | 第19-20页 |
| ·奈奎斯特率ADC的量化噪声 | 第20-21页 |
| ·Delta-Sigma ADC的噪声整形 | 第21-22页 |
| ·一阶噪声整形 | 第22-24页 |
| ·二阶噪声整形 | 第24-26页 |
| ·高阶噪声整形 | 第26-27页 |
| ·Delta-Sigma调制器的性能参数 | 第27-28页 |
| 3 Delta-Sigma电路的超低功耗分析和电路设计 | 第28-51页 |
| ·Delta-Sigma调制器结构的选取 | 第28-29页 |
| ·系统的建模仿真 | 第29-31页 |
| ·一阶Delta-Sigma调制器的Simulink模型 | 第29-30页 |
| ·二阶Delta-Sigma调制器的建模仿真结果 | 第30-31页 |
| ·超低功耗的分析与设计 | 第31-48页 |
| ·超低功耗方案 | 第31-33页 |
| ·差分器的分析与设计 | 第33-35页 |
| ·积分器的设计 | 第35-38页 |
| ·电压比较器的功耗分析与电路设计 | 第38-42页 |
| ·带隙基准电压源的设计与仿真 | 第42-48页 |
| ·锁存器的电路设计 | 第48-49页 |
| ·两相不交叠时钟的设计 | 第49-50页 |
| ·小结 | 第50-51页 |
| 4 Delta-Sigma调制器的仿真结果与分析 | 第51-60页 |
| ·一阶Delta-Sigma调制器的电路结构和仿真结果 | 第51-52页 |
| ·二阶Delta-Sigma调制器的电路结构和仿真结果 | 第52-53页 |
| ·噪声整形的效果图 | 第53-54页 |
| ·电路的精度分析 | 第54-55页 |
| ·电路的噪声分析 | 第55-57页 |
| ·无杂散动态范围的效果图 | 第57-58页 |
| ·功耗分析 | 第58-59页 |
| ·小结 | 第59-60页 |
| 5 结论 | 第60-61页 |
| 参考文献 | 第61-64页 |
| 学位论文数据集 | 第64页 |