窄脉冲信号的高速数字化直接采样成谱研究
摘要 | 第4-6页 |
Abstract | 第6-7页 |
第1章 引言 | 第10-14页 |
1.1 研究背景与意义 | 第10-12页 |
1.2 本课题研究进展 | 第12-13页 |
1.3 本文主要研究内容 | 第13-14页 |
第2章 HDMCA硬件系统设计 | 第14-45页 |
2.1 HDMCA模型与工作原理 | 第14页 |
2.2 HDMCA硬件系统设计 | 第14-26页 |
2.2.1 前端保护电路 | 第15-16页 |
2.2.2 硬件增益调节电路 | 第16-19页 |
2.2.3 极性转换电路 | 第19-20页 |
2.2.4 直流偏移调节电路 | 第20-22页 |
2.2.5 ADC差分驱动电路 | 第22-26页 |
2.3 高速模拟前端测试 | 第26-29页 |
2.4 高速采样系统 | 第29-38页 |
2.4.1 高速ADC电路 | 第30-34页 |
2.4.2 高性能FPGA电路 | 第34-37页 |
2.4.3 高速USB电路 | 第37-38页 |
2.5 电源系统 | 第38-45页 |
2.5.1 电源芯片选择 | 第39-40页 |
2.5.2 低噪声、高效率开关电源设计 | 第40-44页 |
2.5.3 上电时序控制 | 第44-45页 |
第3章 信号完整性分析与高速PCB设计 | 第45-51页 |
3.1 硬件系统信号完整性分析 | 第45-46页 |
3.2 其他PCB布局规则 | 第46-47页 |
3.3 系统PCB设计 | 第47-50页 |
3.4 PCB制板实物 | 第50-51页 |
第4章 系统软件设计 | 第51-72页 |
4.1 板级软件设计 | 第51-68页 |
4.1.1 PowerPC 405硬核结构介绍 | 第52-62页 |
4.1.2 HDMCA IP核设计 | 第62-67页 |
4.1.3 HUSB驱动编写 | 第67-68页 |
4.1.4 下位机主控程序 | 第68页 |
4.2 PC端软件设计 | 第68-72页 |
4.2.1 上位机驱动库 | 第68-70页 |
4.2.2 上位机设计 | 第70-72页 |
第5章 系统性能评估 | 第72-77页 |
5.1 ADC性能评估 | 第72-73页 |
5.2 幅度提取性能评估 | 第73-74页 |
5.3 谱线测量 | 第74-77页 |
结论 | 第77-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-83页 |
攻读学位期间取得学术成果 | 第83页 |