多通道应答器设计与实现
摘要 | 第5-6页 |
Astract | 第6页 |
第1章 绪论 | 第9-13页 |
1.1 引言 | 第9页 |
1.2 目标强度定义 | 第9-11页 |
1.3 应答器简述 | 第11-12页 |
1.3.1 应答器组成 | 第11页 |
1.3.2 国内外研究现状 | 第11-12页 |
1.4 论文的主要研究内容 | 第12-13页 |
第2章 多通道应答器设计及应用概述 | 第13-24页 |
2.1 目标回波强度测量方法 | 第13-16页 |
2.1.1 直接法 | 第13-14页 |
2.1.2 比较法 | 第14页 |
2.1.3 应答法 | 第14-16页 |
2.2 多通道应答器设计方案 | 第16-17页 |
2.2.1 应答器组成框图 | 第17页 |
2.2.2 应答器主要参数 | 第17页 |
2.3 信号处理平台 | 第17-23页 |
2.3.1 主控芯片介绍 | 第18-20页 |
2.3.2 外围电路 | 第20-23页 |
2.4 本章小结 | 第23-24页 |
第3章 应答器的接模块和发射机模块设计 | 第24-38页 |
3.1 接收模块设计方案 | 第24页 |
3.2 接收模块电路设计 | 第24-30页 |
3.2.1 前置放大电路设计 | 第24-25页 |
3.2.2 增益控制电路设计 | 第25-26页 |
3.2.3 带通滤波电路设计 | 第26-29页 |
3.2.4 光耦隔离电路设计 | 第29-30页 |
3.3 发射模块设计方案 | 第30-31页 |
3.4 发射模块电路设计 | 第31-37页 |
3.4.1 功率电路设计 | 第31-35页 |
3.4.2 匹配网络 | 第35-36页 |
3.4.3 变压器设计 | 第36-37页 |
3.5 本章小结 | 第37-38页 |
第4章 信号处理平台软件设计 | 第38-52页 |
4.1 开发环境介绍 | 第38-39页 |
4.1.1 Visual DSP++ | 第38页 |
4.1.2 Quarts II | 第38-39页 |
4.2 系统初始化 | 第39-42页 |
4.2.1 系统寄存器配置 | 第39-40页 |
4.2.2 DMA配置 | 第40-41页 |
4.2.3 DPS与FPGA数据传输 | 第41-42页 |
4.3 SDRAM配置 | 第42-43页 |
4.4 数据采集 | 第43-45页 |
4.4.1 数据采集存储 | 第43-44页 |
4.4.2 ADC控制 | 第44-45页 |
4.5 数据回放 | 第45-48页 |
4.5.1 数据缓冲FIFO | 第45-46页 |
4.5.2 DAC控制 | 第46-48页 |
4.6 检测算法实现 | 第48-51页 |
4.6.1 Alpha滤波器 | 第48-49页 |
4.6.2 双Alpha滤波器 | 第49-51页 |
4.7 本章小结 | 第51-52页 |
第5章 测试与验证 | 第52-56页 |
5.1 接收模块测试 | 第52-53页 |
5.2 发射模块测试 | 第53页 |
5.3 应答功能测试 | 第53-55页 |
5.4 本章小结 | 第55-56页 |
结论 | 第56-57页 |
参考文献 | 第57-60页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第60-61页 |
致谢 | 第61页 |