基于LAN口的多通道数据采集模块的设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-15页 |
1.1 课题背景及意义 | 第10-11页 |
1.2 国内外发展趋势及现状 | 第11-13页 |
1.3 课题任务 | 第13-14页 |
1.4 本文的结构安排 | 第14-15页 |
第二章 基于LAN口的数据采集模块的方案设计 | 第15-24页 |
2.1 总体需求分析和具体指标 | 第15-16页 |
2.1.1 总体需求分析 | 第15页 |
2.1.2 具体指标 | 第15-16页 |
2.2 方案设计 | 第16-23页 |
2.2.1 总体方案设计 | 第16页 |
2.2.2 功能单元方案设计 | 第16-23页 |
2.3 本章小结 | 第23-24页 |
第三章 采集模块的设计 | 第24-67页 |
3.1 模拟通路的设计 | 第24-34页 |
3.1.1 衰减网络电路 | 第25-28页 |
3.1.2 信号放大电路 | 第28-34页 |
3.2 ADC单元电路设计 | 第34-43页 |
3.2.1 ADC器件的选择 | 第34-37页 |
3.2.2 抗混叠滤波器的设计 | 第37-40页 |
3.2.3 参考电压的设置 | 第40-41页 |
3.2.4 采样时钟的设计 | 第41-43页 |
3.3 FPGA内部逻辑的设计 | 第43-53页 |
3.3.1 ADC控制模块的设计 | 第44-49页 |
3.3.2 FIFO模块的设计 | 第49-51页 |
3.3.3 译码模块的设计 | 第51-53页 |
3.4 以太网通信的设计 | 第53-59页 |
3.5 电源的设计 | 第59-63页 |
3.6 PCB板的设计 | 第63-66页 |
3.7 本章小结 | 第66-67页 |
第四章 数据实测与模块同步性的分析 | 第67-82页 |
4.1 数据实测分析 | 第67-76页 |
4.1.1 各级输出端测试分析 | 第67-73页 |
4.1.2 数据误差校准 | 第73-76页 |
4.2 模块同步性的分析 | 第76-81页 |
4.2.1 影响系统同步的因素 | 第76-77页 |
4.2.2 同步性保证以及具体分析 | 第77-81页 |
4.3 本章小结 | 第81-82页 |
第五章 采集模块的调试与测试验证 | 第82-91页 |
5.1 测试调试平台的搭建 | 第82页 |
5.2 电路调试 | 第82-86页 |
5.2.1 FPGA的调试 | 第83-84页 |
5.2.2 微控制器的调试 | 第84页 |
5.2.3 ADC的调试 | 第84页 |
5.2.4 以太网接口的调试 | 第84-86页 |
5.2.5 其他器件的调试 | 第86页 |
5.3 测试验证 | 第86-90页 |
5.3.1 波形采集的测试验证 | 第86-87页 |
5.3.2 模块带宽的测试验证 | 第87-88页 |
5.3.3 采样率的测试验证 | 第88-89页 |
5.3.4 直流精度的测试验证 | 第89-90页 |
5.4 本章小结 | 第90-91页 |
第六章 总结与展望 | 第91-92页 |
6.1 工作总结 | 第91页 |
6.2 未来展望 | 第91-92页 |
致谢 | 第92-93页 |
参考文献 | 第93-94页 |
攻硕期间取得的研究成果 | 第94页 |