| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 图目录 | 第10-13页 |
| 表目录 | 第13-14页 |
| 1 绪论 | 第14-22页 |
| ·航天计算机的发展 | 第14页 |
| ·国内外航天计算机的研究现状 | 第14-18页 |
| ·航天计算机处理器 | 第15页 |
| ·嵌入式操作系统 | 第15-18页 |
| ·课题研究的背景、目标及意义 | 第18-19页 |
| ·本文的主要研究内容、成果及结构 | 第19-22页 |
| 2 总体设计方案 | 第22-30页 |
| ·功能需求和主要技术指标 | 第22-23页 |
| ·功能需求 | 第22-23页 |
| ·主要技术指标 | 第23页 |
| ·系统设计思想 | 第23-24页 |
| ·系统设计 | 第24-26页 |
| ·课题研究创新及特色 | 第26-30页 |
| ·I~2C 总线载荷接口 | 第26-28页 |
| ·纠错编码 | 第28-30页 |
| 3 微处理器简介 | 第30-50页 |
| ·CPU 选型 | 第30-33页 |
| ·ARM 特点 | 第33-36页 |
| ·ARM7TDMI 内核 | 第33-34页 |
| ·存储器访问和存储器接口 | 第34-35页 |
| ·内部结构 | 第35-36页 |
| ·LPC2214 体系结构 | 第36-43页 |
| ·主要特性 | 第36-37页 |
| ·LPC2214 结构 | 第37-43页 |
| ·ARM 处理器操作系统μC/OS-Ⅱ | 第43-50页 |
| ·临界区 | 第43页 |
| ·任务(Tasks) | 第43-44页 |
| ·任务状态(Task States) | 第44-46页 |
| ·任务控制块(Task Control Blocks) | 第46页 |
| ·就绪表(Ready List) | 第46页 |
| ·任务调度(Task Scheduling) | 第46-47页 |
| ·μC/OS-II 中的中断(Interrupts under μC/OS-II) | 第47页 |
| ·时钟节拍(Clock Tick) | 第47-48页 |
| ·μC/OS-II 初始化(μC/OS-II Initialization) | 第48页 |
| ·μC/OS-II 的启动(Starting μC/OS-II) | 第48-50页 |
| 4 主控单元硬件设计 | 第50-76页 |
| ·嵌入式最小系统 | 第50-52页 |
| ·主控单元系统硬件设计 | 第52-73页 |
| ·供电电源 | 第52-54页 |
| ·系统时钟 | 第54-57页 |
| ·系统复位 | 第57-61页 |
| ·存储器系统 | 第61-65页 |
| ·系统调试与测试端口 | 第65-66页 |
| ·数据处理单元 | 第66页 |
| ·外部接口 | 第66-72页 |
| ·中断 | 第72-73页 |
| ·主控单元电路PCB 设计 | 第73-76页 |
| 5 主控单元FPGA 设计 | 第76-98页 |
| ·传输数据格式 | 第76-79页 |
| ·遥测源包数据格式和应用过程标识符 | 第76-78页 |
| ·传输帧数据格式 | 第78-79页 |
| ·现场可编程逻辑阵列简介 | 第79-80页 |
| ·数字系统设计 | 第80-83页 |
| ·设计方法的一般模式 | 第80-82页 |
| ·硬件描述语言 | 第82-83页 |
| ·存储控制FPGA 功能与实现 | 第83-98页 |
| ·存储控制FPGA 功能模块 | 第83-93页 |
| ·资源利用与后仿真 | 第93-98页 |
| 6 系统软件设计 | 第98-100页 |
| 7 系统调试和测试 | 第100-110页 |
| ·硬件调试 | 第100-103页 |
| ·调试中的问题及解决方案 | 第103-105页 |
| ·软件测试 | 第105-110页 |
| ·测试环境 | 第105页 |
| ·测试要点 | 第105-106页 |
| ·测试结果 | 第106-110页 |
| 8 总结和展望 | 第110-113页 |
| ·课题总结 | 第110页 |
| ·课题展望 | 第110-113页 |
| 参考文献 | 第113-115页 |
| 攻读硕士学位期间发表的学位论文 | 第115-116页 |
| 致谢 | 第116页 |